25G इथरनेट Intel® FPGA IP रिलीज नोटहरू
प्रयोगकर्ता गाइड
25G इथरनेट इंटेल FPGA आईपी रिलीज नोटहरू (Intel Agilex उपकरणहरू)
Intel® FPGA IP संस्करणहरू v19.1 सम्म Intel Quartus® Prime Design Suite सफ्टवेयर संस्करणहरूसँग मेल खान्छ। Intel Quartus प्राइम डिजाइन सुइट सफ्टवेयर संस्करण 19.2 मा सुरू गर्दै, Intel FPGA IP सँग नयाँ संस्करण योजना छ।
Intel FPGA IP संस्करण (XYZ) नम्बर प्रत्येक Intel Quartus प्राइम सफ्टवेयर संस्करणको साथ परिवर्तन हुन सक्छ। मा परिवर्तन:
- X ले IP को एक प्रमुख संशोधन संकेत गर्दछ। यदि तपाईंले Intel Quartus प्राइम सफ्टवेयर अपडेट गर्नुभयो भने, तपाईंले IP पुन: उत्पन्न गर्नुपर्छ।
- Y ले आईपीले नयाँ सुविधाहरू समावेश गरेको संकेत गर्छ। यी नयाँ सुविधाहरू समावेश गर्न आफ्नो IP पुन: उत्पन्न गर्नुहोस्।
- Z ले संकेत गर्दछ कि IP मा साना परिवर्तनहरू समावेश छन्। यी परिवर्तनहरू समावेश गर्न आफ्नो IP पुन: उत्पन्न गर्नुहोस्।
1.1. 25G इथरनेट Intel FPGA IP v1.0.0
तालिका १. v1 1.0.0
इंटेल क्वार्टस प्राइम संस्करण | विवरण | प्रभाव |
22.3 | Intel Agilex™ F-tile उपकरण परिवारको लागि समर्थन थपियो। • केवल 25G गति दर समर्थित छ। • 1588 प्रेसिजन टाइम प्रोटोकल समर्थित छैन। |
— |
इंटेल कर्पोरेशन। सबै अधिकार सुरक्षित। Intel, Intel लोगो, र अन्य Intel मार्कहरू Intel Corporation वा यसको सहायक कम्पनीहरूको ट्रेडमार्क हुन्। Intel ले आफ्नो FPGA र अर्धचालक उत्पादनहरूको प्रदर्शनलाई Intel को मानक वारेन्टी अनुसार हालको विशिष्टताहरूमा वारेन्टी दिन्छ, तर सूचना बिना कुनै पनि समयमा कुनै पनि उत्पादन र सेवाहरूमा परिवर्तन गर्ने अधिकार सुरक्षित गर्दछ। Intel ले यहाँ वर्णन गरिएको कुनै पनि जानकारी, उत्पादन, वा सेवाको आवेदन वा प्रयोगबाट उत्पन्न हुने कुनै जिम्मेवारी वा दायित्व ग्रहण गर्दैन बाहेक Intel द्वारा लिखित रूपमा स्पष्ट रूपमा सहमत भए। Intel ग्राहकहरूलाई कुनै पनि प्रकाशित जानकारीमा भर पर्नु अघि र उत्पादन वा सेवाहरूको लागि अर्डर राख्नु अघि उपकरण विशिष्टताहरूको नवीनतम संस्करण प्राप्त गर्न सल्लाह दिइन्छ। *अन्य नाम र ब्रान्डहरू अरूको सम्पत्तिको रूपमा दाबी गर्न सकिन्छ।
ISO
००:०५
दर्ता गरियो
25G इथरनेट इंटेल FPGA आईपी रिलीज नोट्स (Intel Stratix 10 उपकरणहरू)
यदि कुनै विशिष्ट IP संस्करणको लागि रिलीज नोट उपलब्ध छैन भने, IP ले त्यो संस्करणमा कुनै परिवर्तन गर्दैन। v18.1 सम्मको आईपी अपडेट रिलीजहरू बारे जानकारीको लागि, इन्टेल क्वार्टस प्राइम डिजाइन सुइट अपडेट रिलीज नोटहरू हेर्नुहोस्।
Intel FPGA IP संस्करणहरू v19.1 सम्म Intel Quartus Prime Design Suite सफ्टवेयर संस्करणहरूसँग मेल खान्छ। Intel Quartus प्राइम डिजाइन सुइट सफ्टवेयर संस्करण 19.2, Intel मा सुरु गर्दै
FPGA IP सँग नयाँ संस्करण योजना छ।
Intel FPGA IP संस्करण (XYZ) नम्बर प्रत्येक Intel Quartus प्राइम सफ्टवेयर संस्करणको साथ परिवर्तन हुन सक्छ। मा परिवर्तन:
- X ले IP को एक प्रमुख संशोधन संकेत गर्दछ। यदि तपाईंले Intel Quartus प्राइम सफ्टवेयर अपडेट गर्नुभयो भने, तपाईंले IP पुन: उत्पन्न गर्नुपर्छ।
- Y ले आईपीले नयाँ सुविधाहरू समावेश गरेको संकेत गर्छ। यी नयाँ सुविधाहरू समावेश गर्न आफ्नो IP पुन: उत्पन्न गर्नुहोस्।
- Z ले संकेत गर्दछ कि IP मा साना परिवर्तनहरू समावेश छन्। यी परिवर्तनहरू समावेश गर्न आफ्नो IP पुन: उत्पन्न गर्नुहोस्।
सम्बन्धित जानकारी
- इंटेल क्वार्टस प्राइम डिजाइन सुइट अपडेट रिलीज नोटहरू
- 25G इथरनेट Intel Stratix®10 FPGA IP प्रयोगकर्ता गाइड अभिलेखहरू
- 25G इथरनेट Intel Stratix® 10 FPGA IP डिजाइन पूर्वampले प्रयोगकर्ता गाइड अभिलेख
- ज्ञानको आधारमा 25G इथरनेट Intel FPGA IP को लागि त्रुटि
2.1. 25G इथरनेट Intel FPGA IP v19.4.1
तालिका १. v2 19.4.1
इंटेल क्वार्टस प्राइम संस्करण | विवरण | प्रभाव |
20.4 | VLAN फ्रेमहरूमा लम्बाइ जाँच अद्यावधिक: • 25G इथरनेट Intel FPGA IP को अघिल्लो संस्करणहरूमा, निम्न सर्तहरू पूरा हुँदा ठूलो फ्रेम त्रुटि दाबी गरिन्छ: 1. VLAN a VLAN पत्ता लगाउन सक्षम छ। b IP ले अधिकतम TX/RX फ्रेम लम्बाइ प्लस 1 देखि 4 octets सम्मको लम्बाइ भएका फ्रेमहरू प्रसारण/प्राप्त गर्दछ। 2. SVLAN a SVLAN पत्ता लगाउन सक्षम छ। b IP ले अधिकतम TX/RX फ्रेम लम्बाइ प्लस 1 देखि 8 octets सम्मको लम्बाइ भएका फ्रेमहरू प्रसारण/प्राप्त गर्दछ। • यस संस्करणमा, यो व्यवहार सच्याउनको लागि IP अद्यावधिक गरिएको छ। |
— |
अवस्थित ठेगानाहरूमा पढ्दा Avalon मेमोरी-म्याप गरिएको टाइमआउटलाई रोक्नको लागि स्थिति_* इन्टरफेसमा Avalon® मेमोरी-म्याप गरिएको इन्टरफेस पहुँच अद्यावधिक गरियो: • 25G इथरनेट इन्टेल FPGA IP को अघिल्लो संस्करणहरूमा, Avalon मेमोरी-म्याप गरिएको इन्टरफेसले status_* इन्टरफेसमा अवस्थित नभएको ठेगानाहरूमा पढ्छ Avalon memorymapped मास्टरको अनुरोधको समय समाप्त नभएसम्म status_waitrequest मास्छ। अवस्थित नभएको ठेगानामा पहुँच हुँदा प्रतीक्षा अनुरोध नराख्ने समस्यालाई अब समाधान गरिएको छ। |
— | |
RS-FEC सक्षम संस्करणहरूले अब 100% थ्रुपुट समर्थन गर्दछ। | — |
2.2. 25G इथरनेट Intel FPGA IP v19.4.0
तालिका १. v3 19.4.0
इंटेल क्वार्टस प्राइम संस्करण | विवरण | प्रभाव |
19.4 | rx_am_lock व्यवहार परिवर्तन: • 25G इथरनेट Intel FPGA IP को अघिल्लो संस्करणहरूमा, rx_am_lock सिग्नलले सबै भेरियन्टहरूमा rx_block_lock जस्तै व्यवहार गर्छ। • यस संस्करणमा, IP को RSFEC सक्षम भेरियन्टहरूको लागि, rx_am_lock ले अब पङ्क्तिबद्धता लक हासिल भएपछि दाबी गर्छ। गैर-RSFEC सक्षम संस्करणहरूका लागि, rx_am_lock अझै पनि rx_block_lock जस्तै व्यवहार गर्दछ। |
इन्टरफेस संकेत, rx_am_lock, RSFEC-सक्षम संस्करणहरूको लागि अघिल्लो संस्करणहरू भन्दा फरक व्यवहार गर्दछ। |
प्याकेटको RX MAC स्टार्ट अपडेट गरियो: • अघिल्लो संस्करणहरूमा, RX MAC ले प्याकेटको सुरुवात निर्धारण गर्न START क्यारेक्टर मात्र जाँच गर्छ। • यस संस्करणमा, RX MAC ले अब पूर्वनिर्धारित रूपमा START क्यारेक्टरको अतिरिक्त स्टार्ट अफ फ्रेम डेलिमिटर (SFD) को लागि आगमन प्याकेटहरू जाँच गर्दछ। • यदि प्रस्तावना पास-थ्रु मोड सक्षम पारिएको छ भने, MAC ले आफू अनुकूल प्रस्तावनाको लागि अनुमति दिन START क्यारेक्टरको लागि मात्र जाँच गर्दछ। |
— | |
प्रस्तावना जाँच सक्षम गर्न नयाँ दर्ता थपियो: • RX MAC दर्ताहरूमा, प्रस्तावना जाँचलाई सक्षम पार्न अफसेट 0x50A [4] मा दर्ता 1 मा लेख्न सकिन्छ। प्रस्तावना पास-थ्रु सक्षम हुँदा यो दर्ता एक "ख्याल नगर्नुहोस्" हो। |
— |
2.3. 25G इथरनेट Intel FPGA IP v19.3.0
तालिका १. v4 19.3.0
इंटेल क्वार्टस प्राइम संस्करण | विवरण | प्रभाव |
19.3 | MAC+PCS+PMA संस्करणको लागि, ट्रान्सीभर र्यापर मोड्युल नाम अब गतिशील रूपमा उत्पन्न भएको छ। यदि प्रणालीमा IP को धेरै उदाहरणहरू प्रयोग भइरहेको छ भने यसले अवांछित मोड्युल टक्करलाई रोक्छ। | — |
2.4. 25G इथरनेट Intel FPGA IP v19.2.0
तालिका १. v5 19.2.0
इंटेल क्वार्टस प्राइम संस्करण | विवरण | प्रभाव |
19.2 | डिजाइन पूर्वample 25G इथरनेट Intel FPGA IP को लागी: • Intel Stratix® 10 यन्त्रहरूका लागि Intel Stratix 10 L-Tile GX ट्रान्सीभर सिग्नल इन्टिग्रिटी डेभलपमेन्ट किटबाट Intel Stratix 10 10 GX Signal Integrity L-Tile (उत्पादन) मा लक्षित विकास किट विकल्प अद्यावधिक गरियो। विकास किट। |
— |
2.5. 25G इथरनेट Intel FPGA IP v19.1
तालिका ११. v6 अप्रिल 19.1
विवरण | प्रभाव |
नयाँ सुविधा थपियो—RX PMA अनुकूलनका लागि अनुकूली मोड: • नयाँ प्यारामिटर थपियो—RX PMA CTLE/DFE मोडका लागि स्वत: अनुकूलन ट्रिगरिङ सक्षम पार्नुहोस्। |
यी परिवर्तनहरू ऐच्छिक छन्। यदि तपाईंले आफ्नो आईपी कोर अपग्रेड गर्नुहुन्न भने, यसमा यो नयाँ सुविधा छैन। |
Intel Quartus Prime Pro Edition सफ्टवेयरमा Intel रिब्रान्डिङ अनुसार Native PHY डिबग मास्टर एन्डपोइन्ट (NPDME) सक्षम गर्न सक्षम Altera Debug Master Endpoint (ADME) प्यारामिटरलाई पुन: नामाकरण गरियो। Intel Quartus प्राइम मानक संस्करण सफ्टवेयर अझै पनि Altera Debug Master Endpoint (ADME सक्षम गर्नुहोस्) प्रयोग गर्दछ। | — |
2.6. 25G इथरनेट Intel FPGA IP v18.1
तालिका ७। संस्करण १८.१ सेप्टेम्बर २०१८
विवरण | प्रभाव |
एउटा नयाँ सुविधा थपियो—Elective PMA: • नयाँ प्यारामिटर थपियो — कोर भेरियन्ट। |
यी परिवर्तनहरू ऐच्छिक छन्। यदि तपाईंले आफ्नो आईपी कोर अपग्रेड गर्नुहुन्न भने, यसमा यी नयाँ सुविधाहरू छैनन्। |
• 1588 प्रेसिजन टाइम प्रोटोकल इन्टरफेसको लागि नयाँ संकेत थपियो — latency_sclk। | |
डिजाइन पूर्वample 25G इथरनेट Intel FPGA IP को लागी: Intel Stratix 10 उपकरणहरूको लागि Stratix 10 GX FPGA विकास किट बाट Stratix 10 L-Tile GX ट्रान्सीभर सिग्नल इन्टिग्रिटी डेभलपमेन्ट किटमा लक्षित विकास किट विकल्पको नाम परिवर्तन गरियो। |
— |
सम्बन्धित जानकारी
- 25G इथरनेट Intel Stratix 10 FPGA IP प्रयोगकर्ता गाइड
- 25G इथरनेट इंटेल स्ट्र्याटिक्स 10 FPGA IP डिजाइन पूर्वampले प्रयोगकर्ता गाइड
- ज्ञानको आधारमा 25G इथरनेट IP कोरको लागि त्रुटि
2.7. 25G इथरनेट Intel FPGA IP v18.0
तालिका ७। संस्करण १८.० मे २०१८
विवरण | प्रभाव |
Intel Stratix 10 उपकरणहरूको लागि प्रारम्भिक रिलीज। | — |
२.८। 2.8G इथरनेट Intel Stratix 25 FPGA IP प्रयोगकर्ता गाइड अभिलेख
IP संस्करणहरू इन्टेल क्वार्टस प्राइम डिजाइन सुइट सफ्टवेयर संस्करणहरू v19.1 सम्म उस्तै छन्। Intel Quartus प्राइम डिजाइन सुइट सफ्टवेयर संस्करण 19.2 वा पछिको, IP कोरहरूमा नयाँ IP संस्करण योजना छ।
यदि IP कोर संस्करण सूचीबद्ध छैन भने, अघिल्लो IP कोर संस्करणको लागि प्रयोगकर्ता गाइड लागू हुन्छ।
इंटेल क्वार्टस प्राइम संस्करण | आईपी कोर संस्करण | प्रयोगकर्ता गाइड |
20.3 | 19.4.0 | 25G इथरनेट Intel Stratix 10 FPGA IP प्रयोगकर्ता गाइड |
20.1 | 19.4.0 | 25G इथरनेट Intel Stratix 10 FPGA IP प्रयोगकर्ता गाइड |
19.4 | 19.4.0 | 25G इथरनेट Intel Stratix 10 FPGA IP प्रयोगकर्ता गाइड |
19.3 | 19.3.0 | 25G इथरनेट Intel Stratix 10 FPGA IP प्रयोगकर्ता गाइड |
19.2 | 19.2.0 | 25G इथरनेट Intel Stratix 10 FPGA IP प्रयोगकर्ता गाइड |
19.1 | 19.1 | 25G इथरनेट Intel Stratix 10 FPGA IP प्रयोगकर्ता गाइड |
18.1 | 18.1 | 25G इथरनेट Intel Stratix 10 FPGA IP प्रयोगकर्ता गाइड |
18.0 | 18.0 | 25G इथरनेट Intel Stratix 10 FPGA IP प्रयोगकर्ता गाइड |
२.९ 2.9G इथरनेट इंटेल स्ट्र्याटिक्स 25 FPGA IP डिजाइन पूर्वampले प्रयोगकर्ता गाइड अभिलेख
IP संस्करणहरू इन्टेल क्वार्टस प्राइम डिजाइन सुइट सफ्टवेयर संस्करणहरू v19.1 सम्म उस्तै छन्। Intel Quartus प्राइम डिजाइन सुइट सफ्टवेयर संस्करण 19.2 वा पछिको, IP कोरहरूमा नयाँ IP संस्करण योजना छ।
यदि IP कोर संस्करण सूचीबद्ध छैन भने, अघिल्लो IP कोर संस्करणको लागि प्रयोगकर्ता गाइड लागू हुन्छ।
इंटेल क्वार्टस प्राइम संस्करण | आईपी कोर संस्करण | प्रयोगकर्ता गाइड |
19.1 | 19.1 | 25G इथरनेट इंटेल स्ट्र्याटिक्स 10 FPGA IP डिजाइन पूर्वampले प्रयोगकर्ता गाइड |
18.1 | 18.1 | 25G इथरनेट इंटेल स्ट्र्याटिक्स 10 FPGA IP डिजाइन पूर्वampले प्रयोगकर्ता गाइड |
18.0 | 18.0 | 25G इथरनेट इंटेल स्ट्र्याटिक्स 10 FPGA IP डिजाइन पूर्वampले प्रयोगकर्ता गाइड |
25G इथरनेट इंटेल FPGA आईपी रिलीज नोटहरू (Intel Arria 10 उपकरणहरू)
यदि कुनै विशिष्ट IP संस्करणको लागि रिलीज नोट उपलब्ध छैन भने, IP ले त्यो संस्करणमा कुनै परिवर्तन गर्दैन। v18.1 सम्मको आईपी अपडेट रिलीजहरू बारे जानकारीको लागि, इन्टेल क्वार्टस प्राइम डिजाइन सुइट अपडेट रिलीज नोटहरू हेर्नुहोस्।
Intel FPGA IP संस्करणहरू v19.1 सम्म Intel Quartus Prime Design Suite सफ्टवेयर संस्करणहरूसँग मेल खान्छ। Intel Quartus प्राइम डिजाइन सुइट सफ्टवेयर संस्करण 19.2 मा सुरू गर्दै, Intel FPGA IP सँग नयाँ संस्करण योजना छ।
Intel FPGA IP संस्करण (XYZ) नम्बर प्रत्येक Intel Quartus प्राइम सफ्टवेयर संस्करणको साथ परिवर्तन हुन सक्छ। मा परिवर्तन:
- X ले IP को एक प्रमुख संशोधन संकेत गर्दछ। यदि तपाईंले Intel Quartus प्राइम सफ्टवेयर अपडेट गर्नुभयो भने, तपाईंले IP पुन: उत्पन्न गर्नुपर्छ।
- Y ले आईपीले नयाँ सुविधाहरू समावेश गरेको संकेत गर्छ। यी नयाँ सुविधाहरू समावेश गर्न आफ्नो IP पुन: उत्पन्न गर्नुहोस्।
- Z ले संकेत गर्दछ कि IP मा साना परिवर्तनहरू समावेश छन्। यी परिवर्तनहरू समावेश गर्न आफ्नो IP पुन: उत्पन्न गर्नुहोस्।
सम्बन्धित जानकारी
- इंटेल क्वार्टस प्राइम डिजाइन सुइट अपडेट रिलीज नोटहरू
- 25G इथरनेट Intel Arria® 10 FPGA IP प्रयोगकर्ता गाइड
- 25G इथरनेट Intel Arria® 10 FPGA IP डिजाइन पूर्वampले प्रयोगकर्ता गाइड
- ज्ञानको आधारमा 25G इथरनेट Intel FPGA IP को लागि त्रुटि
3.1. 25G इथरनेट Intel FPGA IP v19.4.1
तालिका १. v9 19.4.1
इंटेल क्वार्टस प्राइम संस्करण | विवरण | प्रभाव |
20.4 | VLAN फ्रेमहरूमा लम्बाइ जाँच अद्यावधिक: • 25G इथरनेट Intel FPGA IP को अघिल्लो संस्करणहरूमा, निम्न सर्तहरू पूरा हुँदा ठूलो फ्रेम त्रुटि दाबी गरिन्छ: 1. VLAN a VLAN पत्ता लगाउन सक्षम छ। b IP ले अधिकतम TX/RX फ्रेम लम्बाइ प्लस 1 देखि 4 octets सम्मको लम्बाइ भएका फ्रेमहरू प्रसारण/प्राप्त गर्दछ। 2. SVLAN a SVLAN पत्ता लगाउन सक्षम छ। b IP ले अधिकतम TX/RX फ्रेम लम्बाइ प्लस 1 देखि 8 octets सम्मको लम्बाइ भएका फ्रेमहरू प्रसारण/प्राप्त गर्दछ। • यस संस्करणमा, यो व्यवहार सच्याउनको लागि IP अद्यावधिक गरिएको छ। |
— |
अवस्थित ठेगानाहरूमा पढ्दा Avalon मेमोरी-म्याप गरिएको टाइमआउटलाई रोक्नको लागि स्थिति_* इन्टरफेसमा Avalon मेमोरी-म्याप गरिएको इन्टरफेस पहुँच अद्यावधिक गरियो: • स्थिति_* इन्टरफेसमा अवस्थित नभएको ठेगाना पहुँच गर्दा IP लाई डे-एसर्ट प्रतीक्षा अनुरोध गर्न अद्यावधिक गरिन्छ। |
3.2. 25G इथरनेट Intel FPGA IP v19.4.0
तालिका १. v10 19.4.0
इंटेल क्वार्टस प्राइम संस्करण | विवरण | प्रभाव |
19.4 | rx_am_lock व्यवहार परिवर्तन: • 25G इथरनेट Intel FPGA IP को अघिल्लो संस्करणहरूमा, rx_am_lock सिग्नलले सबै भेरियन्टहरूमा rx_block_lock जस्तै व्यवहार गर्छ। • यस संस्करणमा, IP को RSFEC सक्षम भेरियन्टहरूको लागि, rx_am_lock ले अब पङ्क्तिबद्धता लक हासिल भएपछि दाबी गर्छ। गैर-RSFEC सक्षम संस्करणहरूका लागि, rx_am_lock अझै पनि rx_block_lock जस्तै व्यवहार गर्दछ। |
इन्टरफेस संकेत, rx_am_lock, RSFEC-सक्षम संस्करणहरूको लागि अघिल्लो संस्करणहरू भन्दा फरक व्यवहार गर्दछ। |
प्याकेटको RX MAC स्टार्ट अपडेट गरियो: • अघिल्लो संस्करणहरूमा, RX MAC ले प्याकेटको सुरुवात निर्धारण गर्न START क्यारेक्टर मात्र जाँच गर्छ। • यस संस्करणमा, RX MAC ले अब पूर्वनिर्धारित रूपमा START क्यारेक्टरको अतिरिक्त स्टार्ट अफ फ्रेम डेलिमिटर (SFD) को लागि आगमन प्याकेटहरू जाँच गर्दछ। • यदि प्रस्तावना पास-थ्रु मोड सक्षम पारिएको छ भने, MAC ले आफू अनुकूल प्रस्तावनाको लागि अनुमति दिन START क्यारेक्टरको लागि मात्र जाँच गर्दछ। |
— | |
प्रस्तावना जाँच सक्षम गर्न नयाँ दर्ता थपियो: • RX MAC दर्ताहरूमा, प्रस्तावना जाँचलाई सक्षम पार्न अफसेट 0x50A [4] मा दर्ता 1 मा लेख्न सकिन्छ। प्रस्तावना पास-थ्रु सक्षम हुँदा यो दर्ता एक "ख्याल नगर्नुहोस्" हो। |
— |
3.3. 25G इथरनेट Intel FPGA IP v19.1
तालिका ११. v11 अप्रिल 19.1
विवरण | प्रभाव |
Intel Quartus Prime Pro Edition सफ्टवेयरमा Intel रिब्रान्डिङ अनुसार Native PHY डिबग मास्टर एन्डपोइन्ट (NPDME) सक्षम गर्न सक्षम Altera Debug Master Endpoint (ADME) प्यारामिटरलाई पुन: नामाकरण गरियो। Intel Quartus प्राइम मानक संस्करण सफ्टवेयर अझै पनि Altera Debug Master Endpoint (ADME सक्षम गर्नुहोस्) प्रयोग गर्दछ। | — |
३.४। 3.4G इथरनेट IP कोर v25
तालिका ७। संस्करण १८.० मे २०१८
विवरण | प्रभाव |
तथ्याङ्क दर्ता पढ्नको लागि छाया सुविधा थपियो। • TX तथ्याङ्क दर्ताहरूमा, CLEAR_TX_STATS दर्तालाई अफसेट 0x845 मा नयाँ CNTR_TX_CONFIG दर्तासँग बदलियो। नयाँ दर्ताले सबै TX तथ्याङ्क दर्ताहरूलाई खाली गर्ने बिटमा छाया अनुरोध र एक समानता-त्रुटि स्पष्ट बिट थप्छ। अफसेट 0x846 मा नयाँ CNTR_RX_STATUS दर्ता थपियो, जसमा छाया अनुरोधको लागि समानता-त्रुटि बिट र स्थिति बिट समावेश छ। • RX तथ्याङ्क दर्ताहरूमा, CLEAR_RX_STATS दर्तालाई अफसेट 0x945 मा नयाँ CNTR_RX_CONFIG दर्तासँग बदलियो। नयाँ दर्ताले बिटमा छाया अनुरोध र समानता-त्रुटि स्पष्ट बिट थप्छ। जसले सबै TX तथ्याङ्क दर्ताहरू खाली गर्दछ। अफसेट 0x946 मा नयाँ CNTR_TX_STATUS दर्ता थपियो, जसमा समावेश छ एक समानता-त्रुटि बिट र छाया अनुरोधको लागि स्थिति बिट। |
नयाँ सुविधाले तथ्याङ्क काउन्टर रिडहरूमा सुधारिएको विश्वसनीयतालाई समर्थन गर्दछ। तथ्याङ्क काउन्टर पढ्नको लागि, पहिले दर्ताहरूको सेटको लागि छाया अनुरोध बिट सेट गर्नुहोस् (RX वा TX), र त्यसपछि दर्ताको स्न्यापसटबाट पढ्नुहोस्। छायाँ सुविधा प्रभावमा हुँदा पढ्ने मानहरू बृद्धि हुन रोक्छन्, तर अन्तर्निहित काउन्टरहरूले वृद्धि गर्न जारी राख्छन्। तपाईंले अनुरोध रिसेट गरेपछि, काउन्टरहरूले तिनीहरूको संचित मानहरू पुन: सुरु गर्छन्। थप रूपमा, नयाँ दर्ता क्षेत्रहरूमा parityerror स्थिति र स्पष्ट बिटहरू समावेश छन्। |
परिमार्जित RS-FEC पङ्क्तिबद्ध मार्कर ढाँचा IEEE 108by को अब अन्तिम रूप दिइएको क्लज 802.3 को पालना गर्न विनिर्देशन। पहिले RS-FEC सुविधाले IEEE भन्दा पहिले 25G/50G कन्सोर्टियम अनुसूची 3 को पालना गरेको थियो। विशिष्टीकरण अन्तिम रूप। |
RX RS-FEC ले अब पुरानो र नयाँ पङ्क्तिबद्ध मार्करहरू पत्ता लगाउँछ र लक गर्छ, तर TX RS-FEC ले नयाँ IEEE पङ्क्तिबद्ध मार्कर ढाँचा मात्र उत्पन्न गर्छ। |
सम्बन्धित जानकारी
- 25G इथरनेट आईपी कोर प्रयोगकर्ता गाइड
- ज्ञानको आधारमा 25G इथरनेट IP कोरको लागि त्रुटि
३.४। 3.5G इथरनेट IP कोर v25
तालिका 13. संस्करण 16.1 अक्टोबर 2016
विवरण | प्रभाव |
Intel FPGA IP लाइब्रेरीमा प्रारम्भिक रिलीज। | — |
सम्बन्धित जानकारी
- 25G इथरनेट आईपी कोर प्रयोगकर्ता गाइड
- ज्ञानको आधारमा 25G इथरनेट IP कोरको लागि त्रुटि
३.६। 3.6G इथरनेट Intel Arria® 25 FPGA IP प्रयोगकर्ता गाइड संग्रह
IP संस्करणहरू इन्टेल क्वार्टस प्राइम डिजाइन सुइट सफ्टवेयर संस्करणहरू v19.1 सम्म उस्तै छन्। Intel Quartus प्राइम डिजाइन सुइट सफ्टवेयर संस्करण 19.2 वा पछिको, IP कोरहरूमा नयाँ IP संस्करण योजना छ।
यदि IP कोर संस्करण सूचीबद्ध छैन भने, अघिल्लो IP कोर संस्करणको लागि प्रयोगकर्ता गाइड लागू हुन्छ।
इंटेल क्वार्टस प्राइम संस्करण | आईपी संस्करण | प्रयोगकर्ता गाइड |
20.3 | 19.4.0 | 25G इथरनेट Intel Arria® 10 FPGA IP प्रयोगकर्ता गाइड |
19.4 | 19.4.0 | 25G इथरनेट Intel Arria 10 FPGA IP प्रयोगकर्ता गाइड |
17.0 | 17.0 | 25G इथरनेट Intel Arria 10 FPGA IP प्रयोगकर्ता गाइड |
३.७ 3.7G इथरनेट इंटेल एरिया 25 FPGA IP डिजाइन पूर्वampले प्रयोगकर्ता गाइड अभिलेखहरू
IP संस्करणहरू इन्टेल क्वार्टस प्राइम डिजाइन सुइट सफ्टवेयर संस्करणहरू v19.1 सम्म उस्तै छन्। Intel Quartus प्राइम डिजाइन सुइट सफ्टवेयर संस्करण 19.2 वा पछिको, IP कोरहरूमा नयाँ IP संस्करण योजना छ।
यदि IP कोर संस्करण सूचीबद्ध छैन भने, अघिल्लो IP कोर संस्करणको लागि प्रयोगकर्ता गाइड लागू हुन्छ।
इंटेल क्वार्टस प्राइम संस्करण | आईपी कोर संस्करण | प्रयोगकर्ता गाइड |
16.1 | 16.1 | 25G इथरनेट डिजाइन पूर्वampले प्रयोगकर्ता गाइड |
25G इथरनेट Intel® FPGA IP रिलीज नोटहरू
अनलाइन संस्करण
प्रतिक्रिया पठाउनुहोस्
ID: 683067
संस्करण: 2022.09.26
कागजातहरू / स्रोतहरू
![]() |
intel 25G इथरनेट Intel FPGA IP [pdf] प्रयोगकर्ता गाइड 25G इथरनेट इंटेल FPGA IP, इथरनेट Intel FPGA IP, Intel FPGA IP, FPGA IP, IP |