Stratix 921 HF10 प्याकेजको लागि intel AN 35 उपकरण माइग्रेसन दिशानिर्देशहरू

परिचय
यो एप्लिकेसन नोटले Intel® Stratix® 35 GX 10 र Intel Stratix 400 SX 10 को HF400 प्याकेजको बीचमा Intel Stratix 10 GX 650 र Intel Stratix 10 SX 650 बीचको यन्त्र माइग्रेसनमा केन्द्रित हुनेछ। तपाईं ठूला डिजाइनका लागि थप तर्क तत्व स्रोतहरू प्राप्त गर्न सक्नुहुन्छ। वा उपकरण माइग्रेसन मार्फत लागत बचतको लागि तर्क तत्व स्रोतहरू घटाउनुहोस्। निम्न खण्डहरूले उपकरण माइग्रेसनको बारेमा विवरणहरू प्रदान गर्दछview, माइग्रेसन विचारहरू, र सफल उपकरण माइग्रेसनको लागि पूर्व-डिजाईन चरणहरू।
सम्बन्धित जानकारी
- Intel Stratix 10 उपकरण डाटाशीट
- Intel Stratix 10 सामान्य उद्देश्य I/O प्रयोगकर्ता गाइड
- Intel Stratix 10 उपकरण पिन-आउट Files
- Intel Stratix 10 उपकरण परिवार पिन जडान दिशानिर्देश
यन्त्र माइग्रेसन सकियोview
तपाईंले Intel Stratix 35 GX 10 र Intel Stratix 400 SX 10 को Intel Stratix 400 GX 10 र Intel Stratix 650 SX 10 को HF650 प्याकेजको बीचमा यन्त्र माइग्रेसन गर्न सक्नुहुन्छ। प्रारम्भिक बोर्ड डिजाइनिङको समयमा तपाईंले निम्न यन्त्र माइग्रेसन दिशानिर्देशहरूलाई विचार गर्नुपर्छ।tage माइग्रेसन अनुकूलता सुनिश्चित गर्न।
- पावर रेल डिजाइन
- यन्त्रहरूको लागि VCCIO पिनहरू
- VREFB3[A,B,C,D]N0
- I/O पिन प्रकार्य
- पिन स्थान र पिन प्रकार्य
- I/O सुविधाहरू जस्तै I/O मानकहरू र यसका समर्थित सुविधाहरू
- इंटेल क्वार्टस® प्राइम डिजाइन
- माइग्रेटेबल इंटेल क्वार्टस प्राइम डिजाइन प्रति I/O पिन प्रकार्य उपलब्धता।
बोर्ड डिजाइनमा बोर्ड पुन: डिजाइन गर्नबाट बच्न लक्षित उपकरण माइग्रेसनको लागि योजना गरिएका सुविधाहरू समावेश गर्नुपर्छ। निम्न तालिकाले ओभर प्रदान गर्दछview माइग्रेटेबल र गैर-माइग्रेटेबल I/O बैंकहरूको। I/O बैंकहरू 2K, 2L, 2M, 2N, र 3B पूर्ण रूपमा मिल्दो छ र तपाईंले डिजाइनलाई लक्षित यन्त्रमा स्वतन्त्र रूपमा स्थानान्तरण गर्न सक्नुहुन्छ। यद्यपि, बैंकहरू 3A र 3D आंशिक रूपमा मिल्दो छन् किनकि केवल चयन गरिएको I/O मानक र I/O पिन गणनाहरू समर्थित छन्।
तालिका 1. माइग्रेटेबल र गैर-माइग्रेटेबल I/O बैंकहरू
| I/O बैंक | माइग्रेसन अवस्था |
| 2K | सबै एकल-समाप्त र विभेदक I/O मानकको लागि पूर्ण रूपमा उपयुक्त। |
| 2L | |
| 2M | |
| 2N | |
| 3A | एकल-अन्त गैर-भोलको लागि आंशिक रूपमा उपयुक्तtage सन्दर्भ संकेतहरू र गैर-LVDS SERDES भिन्नता I/O (LVDS I/O मानकले समर्पित सन्दर्भ घडी पिनको लागि मात्र काम गर्दछ)। |
| 3B | सबै एकल-समाप्त र विभेदक I/O मानकहरूको लागि पूर्ण रूपमा उपयुक्त। |
| 3C | असंगत। |
| 3D | एकल-अन्त गैर-भोलको लागि आंशिक रूपमा उपयुक्तtage सन्दर्भ संकेतहरू र गैर-LVDS SERDES भिन्नता I/O (LVDS I/O मानकले समर्पित सन्दर्भ घडी पिनको लागि मात्र काम गर्दछ)। Intel Stratix 30 GX 35 र Intel Stratix 10 SX 400 उपकरणहरूको HF10 प्याकेजमा 400 I/O पिनहरू मात्र उपलब्ध छन्। |
तलको तालिकाले Intel Stratix 35 GX 10/Intel Stratix 400 SX 10 र Intel Stratix 400 GX 10/Intel Stratix 650 SX10 यन्त्रहरूको HF650 प्याकेज बीचको समर्थित I/O मानक तुलना देखाउँछ। प्रत्येक I/O मानकको लागि समर्थित सुविधा Intel Stratix 10 General Purpose I/O प्रयोगकर्ता गाइडमा उपलब्ध छ।
तालिका 2. Intel Stratix 35 GX 10/Intel Stratix 400 SX 10 र Intel Stratix 400 GX 10/Intel Stratix 650 SX 10 यन्त्रहरूको HF650 प्याकेज बीचको I/O मानक तुलना
| बैंक | Intel Stratix 10 GX 400/SX 400 (HF35 प्याकेज) | Intel Stratix 10 GX 650/SX 650 (HF35 प्याकेज) |
| 3A | EMIF अनुप्रयोगहरू र LVDS SERDES प्रकार्यहरू बाहेक, 1.2V, 1.5V, र 1.8V एकल-समाप्त र भिन्नता I/O मानकहरूलाई समर्थन गर्दछ। LVDS I/O मानक सन्दर्भ घडी प्रकार्यको लागि समर्पित सन्दर्भ घडी पिनमा मात्र समर्थित छ। | 1.2V, 1.5V, र 1.8V एकल-एन्डेड र भिन्नता I/O मापदण्डहरूलाई समर्थन गर्दछ Intel Stratix 10 सामान्य उद्देश्य I/O प्रयोगकर्ता गाइड. |
| 3B | 1.2V, 1.5V, र 1.8V एकल-एन्डेड र भिन्नता I/O मापदण्डहरूलाई समर्थन गर्दछ Intel Stratix 10 सामान्य उद्देश्य I/O प्रयोगकर्ता गाइड. | 1.2V, 1.5V, र 1.8V एकल-एन्डेड र भिन्नता I/O मापदण्डहरूलाई समर्थन गर्दछ Intel Stratix 10 सामान्य उद्देश्य I/O प्रयोगकर्ता गाइड. |
| 3C | 3.0V र 3.3V एकल-समाप्त I/O मानक मात्र समर्थन गर्दछ। | 1.2V, 1.5V, र 1.8V एकल-एन्डेड र भिन्नता I/O मापदण्डहरूलाई समर्थन गर्दछ Intel Stratix 10 सामान्य उद्देश्य I/O प्रयोगकर्ता गाइड. |
| 3D | EMIF र LVDS प्रकार्यहरू बाहेक, 1.8V एकल-समाप्त I/O र भिन्नता I/O मानकहरूलाई समर्थन गर्दछ। LVDS I/O मानक सन्दर्भ घडी प्रकार्यको लागि समर्पित सन्दर्भ घडी पिनमा मात्र समर्थित छ। | 1.2V, 1.5V, र 1.8V एकल-एन्डेड र भिन्नता I/O मापदण्डहरूलाई समर्थन गर्दछ Intel Stratix 10 सामान्य उद्देश्य I/O प्रयोगकर्ता गाइड. |
Intel Stratix 30 GX 3/SX35 मा HF10 प्याकेजको बैंक 400D मा जम्मा 400 पिनहरू छन् जुन प्याकेजको लागि फ्यान गरिएको छ। निम्न तालिकाले Intel Stratix 35 GX 10/SX 400 र Intel Stratix 400 GX 10/SX 650 यन्त्रहरूको HF650 प्याकेजको पिन स्थान तुलना देखाउँछ। तपाईले आफ्नो डिजाइनमा कुन पिन प्रयोग गर्ने निर्णय गर्नु अघि माइग्रेसनको लागि I/O पिनको अनुकूलतालाई पूर्ण रूपमा बुझ्नुपर्छ।
तालिका 3. Intel Stratix 35 GX 10/SX 400 र Intel Stratix 400 GX 10/SX 650 यन्त्रहरूको HF650 प्याकेजको लागि पिन स्थान तुलना
| Intel Stratix 10 GX 400/SX 400 (HF35 प्याकेज) | Intel Stratix 10 GX 650/SX 650 (HF35 प्याकेज) | ||
| पिन नाम / प्रकार्य | पिन स्थान | पिन नाम / प्रकार्य | पिन स्थान |
| IO | M5 | IO | M5 |
| IO | M6 | IO | M6 |
| IO | L8 | IO | L8 |
| IO | K7 | IO | K7 |
| IO | M3 | IO | M3 |
| IO | N3 | IO | N3 |
| IO | L7 | IO | L7 |
| IO | M7 | IO | M7 |
| IO | N1 | IO | N1 |
| IO | M1 | IO | M1 |
| IO | H5 | IO | H5 |
| IO | G5 | IO | G5 |
| जारी… | |||
| Intel Stratix 10 GX 400/SX 400 (HF35 प्याकेज) | Intel Stratix 10 GX 650/SX 650 (HF35 प्याकेज) | ||
| IO | N5 | IO | N5 |
| IO | N4 | IO | N4 |
| IO | J6 | IO | J6 |
| IO | K5 | IO | K5 |
| IO | P1 | IO | P1 |
| IO | P2 | IO | P2 |
| IO | K6 | IO | K6 |
| IO | L5 | IO | L5 |
| IO | P3 | IO | P3 |
| IO | P4 | IO | P4 |
| IO | H4 | IO | H4 |
| IO | H3 | IO | H3 |
| IO | R1 | IO | R1 |
| IO | R2 | IO | R2 |
| IO | K4 | IO | K4 |
| IO | J4 | IO | J4 |
| IO | R4 | IO | R4 |
| IO | R5 | IO | R5 |
| VREFB3DN0 | M8 | VREFB3DN0 | M8 |
| NC | J1 | IO | J1 |
| NC | H1 | IO | H1 |
| NC | T2 | IO | T2 |
| NC | T3 | IO | T3 |
| NC | L3 | IO | L3 |
| NC | L4 | IO | L4 |
| NC | T4 | IO | T4 |
| NC | T5 | IO | T5 |
| NC | J3 | IO | J3 |
| NC | J2 | IO | J2 |
| NC | U1 | IO | U1 |
| NC | U2 | IO | U2 |
| NC | L2 | IO | L2 |
| NC | M2 | IO | M2 |
| NC | V1 | IO | V1 |
| जारी… | |||
| Intel Stratix 10 GX 400/SX 400 (HF35 प्याकेज) | Intel Stratix 10 GX 650/SX 650 (HF35 प्याकेज) | ||
| NC | W1 | IO | W1 |
| NC | K2 | IO | K2 |
| NC | K1 | IO | K1 |
सम्बन्धित जानकारी
Intel Stratix 10 सामान्य उद्देश्य I/O प्रयोगकर्ता गाइड
हार्डवेयर डिजाइन दिशानिर्देश
यो खण्डले अघिल्लो खण्डमा समावेश गरिएका यन्त्र माइग्रेसन अनुकूलताहरूलाई विचार गर्दै हार्डवेयर डिजाइन दिशानिर्देशहरू प्रदान गर्दछ। माथि उल्लेख गरिए अनुसार, 2K, 2L, 2M, 2N, र 3B को लागि I/O बैंकहरू यन्त्र माइग्रेसनका लागि पूर्ण रूपमा उपयुक्त छन्। त्यस्तै गरी, VCC, VCCPT, र VCCA_PLL जस्ता पावर पिनहरू यी यन्त्रहरू बीच पूर्ण रूपमा मिल्दो र माइग्रेटेबल छन्। थप जानकारीको लागि, Intel Stratix 10 Device Family Pin Connection Guidelines मा सूचीबद्ध दिशानिर्देशहरू हेर्नुहोस्।
सम्बन्धित जानकारी
Intel Stratix 10 उपकरण परिवार पिन जडान दिशानिर्देश
पावर पिन माइग्रेसन दिशानिर्देशहरू
निम्न तालिकाले डिजाइन माइग्रेसनको लागि पावर पिन डिजाइन दिशानिर्देशहरू वर्णन गर्दछ। केन्द्रित पावर पिनहरू VCCIO I/O बैंकहरू 3A, 3B, 3C, र 3D हुन् जसलाई पूर्व डिजाइन विचार आवश्यक पर्दछ।
तालिका 4. पावर पिन बोर्ड डिजाइन दिशानिर्देशहरू
| पिन | I/O बैंक | बोर्ड डिजाइन दिशानिर्देश |
| पावर पिन (VCCIO) | 3A | बैंक 3A ले बराबरको VCCIO vol लाई समर्थन गर्न सक्छtagमाइग्रेसन यन्त्रबाट e स्तर। त्यसैले, विद्युत रेल जडान रहन सक्छ। तपाईंले प्रयोग नगरिएका I/O बैंकहरूलाई तिनीहरूको VCCIO पिन GND मा जडान गरेर पावर डाउन गर्न सक्नुहुन्छ। |
| 3B | बैंक 3B ले बराबरको VCCIO vol लाई समर्थन गर्न सक्छtagमाइग्रेसन यन्त्रबाट e स्तर। त्यसैले, विद्युत रेल जडान रहन सक्छ। तपाईंले प्रयोग नगरिएका I/O बैंकहरूलाई तिनीहरूको VCCIO पिन GND मा जडान गरेर पावर डाउन गर्न सक्नुहुन्छ। | |
| 3C | समर्थित VCCIO भोल्युमtagIntel Stratix 35 GX 10 र SX 400 को HF400 प्याकेजको e स्तर 3.0V वा 3.3V हो। यो Intel Stratix 35 GX10 वा SX650 यन्त्रको HF650 प्याकेजमा माइग्रेट गर्न मिल्दैन, किनकि यसले 1.2V, 1.5V, र 1.8V मात्र समर्थन गर्दछ। Intel Stratix 35 GX10 वा SX650 यन्त्रको HF650 प्याकेजबाट Intel Stratix 35 GX10 वा SX400 यन्त्रको HF400 प्याकेजमा माइग्रेट गर्दा उही सर्तहरू लागू हुन्छन्।
तपाईको बोर्ड डिजाइनमा VCCIO लाई GND मा जडान गर्ने विकल्प हुनुपर्दछ जब I/O बैंक माइग्रेसन पछि वा पावर रेल इच्छित VCCIO भोल्युममा परिवर्तन भए पछि प्रयोगमा हुँदैन।tagमाइग्रेसन पछि e स्तर। तपाईंले भोल्युमको लागि 0Ω प्रतिरोधक विकल्पहरू परिवर्तन गरेर पावर रेललाई पूर्व-डिजाइन गर्नुपर्छtagई चयन मा देखाइएको रूपमा चित्र १ पृष्ठ 9 मा। |
|
| 3D | Intel Stratix 3 GX35 वा SX10 यन्त्रको HF400 प्याकेजको लागि VCCIO400D ले 1.8V मात्र समर्थन गर्दछ। यदि लक्ष्य माइग्रेसन उपकरणले पनि उही भोल्युम प्रयोग गरिरहेको छtagई स्तर, यो प्रत्यक्ष माइग्रेट गर्न योग्य छ। अन्यथा, तपाईंले भोल्युमको लागि 0Ω प्रतिरोधक विकल्पहरू परिवर्तन गरेर पावर रेलहरू पूर्व-डिजाइन गर्नुपर्छ।tagई चयन मा देखाइएको रूपमा चित्र १ पृष्ठ 9 मा। |
चित्र 1. बैंक 3C को लागी VCCIO पिन
चित्र 2. बैंक 3D को लागि VCCIO पिन
I/O पिन माइग्रेसन दिशानिर्देशहरू
निम्न तालिकाले बैंकहरू 3A, 3B, 3C, र 3D को लागि GPIO पिनहरूको डिजाइन दिशानिर्देशहरू सूचीबद्ध गर्दछ।
तालिका 5. I/O पिन बोर्ड डिजाइन दिशानिर्देश
| पिन | I/O बैंक | बोर्ड डिजाइन दिशानिर्देश |
| GPIO पिन | 3A | Intel Stratix 3 GX35 वा SX10 यन्त्रको HF400 प्याकेजमा बैंक 400A को लागि GPIO पिनहरूले 1.2V, 1.5V, र 1.8V मा एकल-एन्डेड भिन्नता I/O मानकलाई समर्थन गर्दछ। mini-LVDS, RSDS, र LVDS I/O मापदण्डहरू केवल सन्दर्भ घडीको उद्देश्यका लागि समर्पित घडी पिनहरूमा मात्र समर्थित छन्। पिन र यसको प्रकार्य Intel Stratix 35 GX10 वा SX650 उपकरणको HF650 प्याकेजमा माइग्रेट गर्न सकिन्छ।
यदि Intel Stratix 3 GX35 वा SX10 यन्त्रको HF650 प्याकेजमा रहेको बैंक 650A GPIO मा EMIF वा LVDS SERDES को लागि प्रयोग गरिएको छ भने, यो Intel Stratix 35 GX10 वा SX400 यन्त्रको HF400 प्याकेजमा माइग्रेट गर्न मिल्दैन। यी पिनहरूलाई NC को रूपमा छोड्नुहोस्। थप जानकारीको लागि, सन्दर्भ गर्नुहोस् चित्र १ पृष्ठ 10 मा। |
| 3B | बैंक 3B का लागि GPIO पिनहरूले Intel Stratix 35 GX10 वा SX400 यन्त्रको HF400 प्याकेज र Intel Stratix 35 GX10 वा SX650 यन्त्रको HF650 प्याकेज बीचको समान सुविधाहरू समर्थन गर्दछ। डिजाइन पूर्ण रूपमा उपयुक्त र माइग्रेटेबल छ। | |
| 3C | Intel Stratix 3 GX35 वा SX10 यन्त्रको HF400 प्याकेजको बैंक 400C ले 3.0V वा 3.3V मात्र समर्थन गर्दछ। तसर्थ, यो Intel Stratix 35 GX10 वा SX650 यन्त्रको HF650 प्याकेजमा प्रत्यक्ष माइग्रेसन होइन र यसको विपरीत। GPIO पिनलाई NC को रूपमा छोड्नुहोस् जब यो उपकरण माइग्रेसन पछि माइग्रेट गर्न योग्य छैन। जडान विच्छेद गर्न वा इन्टरफेस घटक हटाउन सजिलोको लागि 0Ω प्रतिरोधक राख्न विचार गर्नुहोस्। थप जानकारीको लागि, सन्दर्भ गर्नुहोस् चित्र १ पृष्ठ १३ मा। | |
| जारी… | ||
| पिन | I/O बैंक | बोर्ड डिजाइन दिशानिर्देश |
| यद्यपि, यदि तपाइँ उपकरण माइग्रेसन पछि तपाइँको डिजाइनमा I/O पिन राख्न आवश्यक छ भने, तपाइँ यसलाई अनुसार डिजाइन गर्न सक्नुहुन्छ। चित्र १ पृष्ठ 10 मा। लेभल सिफ्टर राख्नुहोस् जसले समान भोल्युममा स्तर परिवर्तन गर्न सक्छtagGPIO पिन द्वारा आवश्यक रूपमा e स्तर। यो डिजाइन लागू गरेर, तपाइँ ती एकल-अन्त गैर-सन्दर्भ भोल्युम माइग्रेट गर्न सक्षम हुनुहुनेछtage I/O नयाँ लक्ष्य उपकरणमा। | ||
| 3D | Intel Stratix 3 GX35 वा SX10 यन्त्रको HF400 प्याकेजको बैंक 400D ले 30 GPIO पिन मात्र समर्थन गर्दछ। कृपया सन्दर्भ गर्नुहोस् तालिका २५ यदि तपाईंको डिजाइन Intel Stratix 5 GX35 वा SX10 यन्त्रको HF650 प्याकेजबाट सुरु हुन्छ भने माइग्रेटेबल I/O पिनहरू पहिचान गर्न पृष्ठ 650 मा। गैर-माइग्रेटेबल पिनहरूका लागि, तपाईंको डिजाइन Intel Stratix 35 GX10 वा SX650 यन्त्रको HF650 प्याकेजबाट सुरु हुँदा NC को रूपमा पिनहरू छोड्नुहोस्। थप जानकारीको लागि, सन्दर्भ गर्नुहोस् चित्र १ पृष्ठ 10 मा।
Intel Stratix 3 GX35 वा SX10 यन्त्रको HF400 प्याकेजमा बैंक 400D को लागि GPIO पिनहरूले 1.2V, 1.5V, र 1.8V मा एकल-एन्डेड र भिन्नता I/O मानकहरूलाई समर्थन गर्दछ। Mini-LVDS, RSDS, र LVDS I/O मापदण्डहरू केवल सन्दर्भ घडी उद्देश्यका लागि समर्पित घडी पिनको रूपमा समर्थित छन्। यी पिनहरू र तिनीहरूका कार्यहरू Intel Stratix 35 GX10 वा SX650 उपकरणको HF650 प्याकेजमा प्रत्यक्ष वा अप्रत्यक्ष रूपमा माइग्रेट गर्न सकिन्छ। यदि Intel Stratix 3 GX35 वा SX10 यन्त्रको HF650 प्याकेजमा रहेको बैंक 650D GPIO मा EMIF वा LVDS SERDES को लागि प्रयोग गरिन्छ भने, यो Intel Stratix 35 GX10 वा SX400 यन्त्रको HF400 प्याकेजमा माइग्रेट गर्न मिल्दैन। यी पिनहरूलाई NC को रूपमा छोड्नुहोस्। यदि तपाईंले Intel Stratix 35 GX10 वा SX650 यन्त्रको HF650 प्याकेजबाट Intel Stratix 35 GX10 वा SX400 यन्त्रको HF400 प्याकेजमा विभिन्न भोल्युमसँग मिल्दो पिनको रूपमा गैर-सन्दर्भ एकल-अन्त भएको I/O माइग्रेट गर्न आवश्यक छ भने।tage लेभलमा देखाइएको अनुसार बोर्ड डिजाइन गर्न सक्नुहुन्छ चित्र १ पृष्ठ 10 मा। |
चित्र 3. बैंक 3A को लागी GPIO पिन
चित्र 4. बैंक 3C को लागि GPIO पिन
चित्र 5. बैंक 3D को लागि GPIO पिन
VREF पिन माइग्रेसन दिशानिर्देशहरू
यो तालिकाले VREF पिनको लागि डिजाइन माइग्रेसन दिशानिर्देशहरू वर्णन गर्दछ।
तालिका 6. VREF पिन बोर्ड डिजाइन दिशानिर्देशहरू
| पिन | I/O बैंक | बोर्ड डिजाइन दिशानिर्देश |
| VREF पिन | 3A | VREF पिन माइग्रेसनको लागि उपयुक्त छ। यदि VREF पिनहरू प्रयोग गरिएको छैन भने, तिनीहरूलाई या त पिनहरू रहेको बैंकको VCCIO वा GND मा जडान गर्नुहोस्। |
| 3B | VREF पिन माइग्रेसनको लागि उपयुक्त छ। यदि VREF पिनहरू प्रयोग गरिएको छैन भने, तिनीहरूलाई या त पिनहरू रहेको बैंकको VCCIO वा GND मा जडान गर्नुहोस्। | |
| 3C | Intel Stratix 3 GX0 वा SX35 यन्त्रको HF10 प्याकेजमा रहेको VREFB400CN400 पिन सधैं GND मा जडान हुनुपर्छ, यो Intel Stratix 35 GX10 वा SX650 यन्त्रको HF650 प्याकेजमा माइग्रेट गर्न मिल्दैन।
यदि मूल बोर्ड डिजाइनमा VREF पिनले Intel Stratix 35 GX10 वा SX650 यन्त्रको HF650 प्याकेज प्रयोग गर्छ भने, तपाईंले Intel Stratix 35 GX10 वा SX400 यन्त्रको HF400 प्याकेजमा माइग्रेट गर्दा GND मा पिन जडान गर्नुपर्छ। तपाईले आफ्नो बोर्ड ट्रेस डिजाइनलाई परिवर्तन गर्न सकिने रेसिस्टर विकल्पहरूसँग डिजाइन गर्न सक्नुहुन्छ जसमा देखाइएको छ चित्र १ पृष्ठ 11 मा। |
|
| 3D | Intel Stratix 3 GX35 वा SX10 यन्त्रको HF400 प्याकेजको लागि VCCIO400D पिनले 1.8V मात्र समर्थन गर्दछ। अर्को VCCIO भोल्युमtage स्तर जस्तै 1.2V र 1.5V समर्थित छैन। VREF पावर रेलले प्रयोग गरिएको I/O मानक पालना गर्नुपर्छ। यदि VREF पिनहरू प्रयोग गरिएन भने, तिनीहरूलाई या त पिनहरू रहेको बैंकको VCCIO वा GND मा जडान गर्नुहोस्। |
चित्र 6. VREF पिन बैंक 3C
RZQ पिन माइग्रेसन दिशानिर्देशहरू
यो तालिकाले बैंकहरू 3[A, B, C, D] को लागि RZQ पिनको लागि डिजाइन माइग्रेसन दिशानिर्देशहरू वर्णन गर्दछ।
तालिका 7. RZQ पिन बोर्ड डिजाइन दिशानिर्देशहरू
| पिन | I/O बैंक | बोर्ड डिजाइन दिशानिर्देश |
| RZQ पिन | 3A | Intel Stratix 3 GX35 वा SX10 यन्त्रको HF400 प्याकेजमा बैंक 400C को लागि RZQ पिन सधैं GND मा जडान हुनुपर्छ, र यो Intel Stratix 35 GX10 वा SX650 यन्त्रको HF650 प्याकेजमा माइग्रेट गर्न मिल्दैन वा यसको विपरीत।
बैंकहरू 3A, 3B, र 3C को लागि OCT प्रयोग गर्दा, इच्छित OCT प्रतिबाधाको आधारमा यी पिनहरूलाई 240-Ω वा 100-Ω रेसिस्टर मार्फत GND मा जडान गर्नुहोस्। OCT योजनाहरूको बारेमा थप जानकारीको लागि, हेर्नुहोस् Intel Stratix 10 सामान्य उद्देश्य I/O प्रयोगकर्ता गाइड. |
| 3B | ||
| 3C | ||
| 3D | ||
| जारी… | ||
| पिन | I/O बैंक | बोर्ड डिजाइन दिशानिर्देश |
| जब तपाइँ यी पिनहरूलाई बाह्य परिशुद्धता प्रतिरोधकको लागि समर्पित इनपुटको रूपमा वा I/O पिनको रूपमा प्रयोग गर्नुहुन्न, यी पिनहरूलाई जडान नगरी छोड्नुहोस्। Intel Stratix 10 उपकरण परिवार पिन जडान दिशानिर्देश. |
चित्र 7. बैंक 3 [A, B, C, D] को लागि RZQ पिन
सम्बन्धित जानकारी
- Intel Stratix 10 सामान्य उद्देश्य I/O प्रयोगकर्ता गाइड
- Intel Stratix 10 उपकरण परिवार पिन जडान दिशानिर्देश
इंटेल क्वार्टस प्राइम सफ्टवेयर डिजाइन माइग्रेसन
यस खण्डले Intel Stratix 35 GX10 वा SX400 यन्त्रको HF400 प्याकेज र Intel Stratix 35 GX10 वा SX650 यन्त्रको HF650 प्याकेज बीचको Intel Quartus प्राइम डिजाइनको माइग्रेसनको वर्णन गर्दछ। यो निम्न विधिहरू मार्फत प्राप्त गर्न सकिन्छ:
- विधि १- यन्त्र OPN परिवर्तन गर्नुहोस्
यस विधिमा, तपाईंसँग स्थान र पिन असाइनमेन्टहरू परिवर्तन गर्न लचिलोपन छ। पृष्ठ 8 मा चित्र 13 मा देखाइएको पप-अप विन्डोबाट, YES बटन चयन गर्नुहोस् र Intel Quartus प्राइम सफ्टवेयरले स्वचालित रूपमा स्थान असाइनमेन्टहरू तोक्नेछ र सफल माइग्रेसन सुनिश्चित गर्नेछ। यदि तपाइँ अवस्थित असाइनमेन्टहरू राख्न चाहनुहुन्छ भने, पप-अप विन्डोमा NO बटन चयन गर्नुहोस् र तपाइँ पछि म्यानुअल रूपमा असाइनमेन्टहरू गर्न सक्नुहुन्छ।
चित्र 8. स्थान असाइनमेन्टहरू हटाउँदै
- विधि २ - माइग्रेसन UI प्रयोग गर्नुहोस्
यदि डिजाइन तोकिएको परिवर्तनहरूको लागि लचिलो छैन भने, माइग्रेसन UI प्रयोग गर्नाले सूचीबद्ध उपकरणहरूको अनुकूलता जाँच गर्न मद्दत गर्दछ। तपाईले उपयुक्त माइग्रेसन यन्त्र सूचीबाट माइग्रेसन यन्त्रहरू संवाद बाकसमा चयन गरिएको माइग्रेसन यन्त्रहरूको सूचीमा सूचीकृत उत्तम उपकरण असाइन गर्न सक्नुहुन्छ र कुन उपकरणले राम्रो काम गर्छ भनेर निर्धारण गर्न नसकेसम्म डिजाइन कम्पाइल गर्न सक्नुहुन्छ। तपाइँ पिन प्लानरबाट पिन माइग्रेसन विन्डोमा पनि पहुँच गर्न सक्नुहुन्छ। यदि तपाइँ यो GUI प्रयोग गर्नुहुन्छ भने, तपाइँ माइग्रेसनका लागि छनौट गरिएका उपकरणहरू बीचको माइग्रेसन परिणामहरूसँग तुलना तालिका जाँच गर्न सक्नुहुन्छ जुन बदलामा स्थान असाइनमेन्टहरूमा सहजता प्रदान गर्दछ। एप्लिकेसन नोटमा, हामी माइग्रेसन UI को प्रयोग र दुई यन्त्रहरू बीचको असंगतता समस्याहरूलाई कसरी सम्बोधन गर्ने भन्ने कुरामा ध्यान केन्द्रित गर्नेछौं।
1SG040HH2F3512VG-1SG065HH3F3512VG उपकरणहरूको लागि माइग्रेसन GUI मार्फत माइग्रेसन
यस अनुप्रयोग नोटमा प्रयोग गरिएका डिजाइनहरू असाइनमेन्ट मुद्दाहरूलाई सम्बोधन गर्न आधारभूत डिजाइनहरू हुन्। पृष्ठ 9 मा चित्र 14 पिन असाइनमेन्टको साथ डिजाइनको स्न्यापसट हो।
चित्र ४ उदाampपिन असाइनमेन्टको साथ डिजाइन
- यन्त्र माइग्रेसन सुरु गर्न (1SG040HH2F3512VG-1SG065HH3F3512VG), प्रोजेक्ट नेभिगेटर विन्डोमा रहेको यन्त्र ट्याबमा दायाँ क्लिक गर्नुहोस्। यसले तपाइँलाई पप-अप विन्डोमा नेभिगेट गर्नेछ जुन पृष्ठ 10 मा चित्र 14 मा देखाइएको छ।
चित्र 10. उपकरण पृष्ठ
- यन्त्रलाई सीधै परिवर्तन गर्नुको सट्टा (जसले सबै स्थान कार्यहरू हटाएर नयाँ उपकरणमा स्थानान्तरण गर्न इन्टेल क्वार्टस प्राइम सफ्टवेयरलाई अनुमति दिनेछ), पृष्ठ 10 मा चित्र 14 को तल दायाँमा अवस्थित माइग्रेसन यन्त्रहरू ट्याब चयन गर्नुहोस्। माइग्रेसन यन्त्रहरू ट्याबमा, पृष्ठ 11 मा चित्र 15 मा देखाइएको रूपमा एउटा विन्डो पप अप हुनेछ।
चित्र 11. माइग्रेसन यन्त्रहरू
- माइग्रेसन यन्त्रहरू संवाद बाकसमा क्लिक गर्नुहोस् >, >>, <, र << माइग्रेसन उपकरणहरूलाई मिल्दो माइग्रेसन यन्त्रहरूको सूची र चयन गरिएको माइग्रेसन यन्त्रहरूको सूची बीचमा सार्नको लागि। चयन गरिएको माइग्रेसन यन्त्रहरूको सूचीमा रहेको यन्त्रको नाम जुन पाठ (हालको यन्त्र) पछि लगाइन्छ भन्ने संकेत गर्छ कि यन्त्र हाल यन्त्र संवाद बाकसमा उपलब्ध यन्त्रहरूको सूचीमा निर्दिष्ट गरिएको छ। मिल्ने यन्त्रहरू मिल्दो माइग्रेसन यन्त्रहरूको सूचीमा आंशिक रूपमा वा पूर्ण रूपमा। नोट: आंशिक रूपमा माइग्रेट गर्न मिल्ने यन्त्र सूची Intel Quartus प्राइम सफ्टवेयर संस्करण २०.२ पछि देखाइनेछ। यदि तपाइँ इंटेल क्वार्टस प्राइम सफ्टवेयरले सबै मिल्दो माइग्रेसन उपकरणहरू माइग्रेसन उपकरणको गति ग्रेडलाई ध्यान नदिई सबै मिल्दो माइग्रेसन उपकरणहरू प्रदर्शन गर्न चाहनुहुन्छ भने, त्यसपछि सबै गति ग्रेडहरू देखाउनुहोस् विकल्प खोल्नुहोस्। यदि तपाइँ इंटेल क्वार्टस प्राइम सफ्टवेयरले मिल्दो माइग्रेसन उपकरणहरूको सूचीमा लक्ष्य यन्त्रको रूपमा समान गति ग्रेड भएका मिल्दो माइग्रेसन उपकरणहरू मात्र प्रदर्शन गर्न चाहनुहुन्छ भने, त्यसपछि सबै गति ग्रेडहरू देखाउनुहोस् विकल्प बन्द गर्नुहोस्।
- माइग्रेसन (1SG065HH3F3512VG) को लागि उपकरण छनोट गरेपछि, ठीक क्लिक गर्नुहोस् र त्यसपछि तपाइँ .qsf मा असाइनमेन्ट जाँच गर्न सक्नुहुन्छ। file पनि। यदि तपाईंले माइग्रेसन यन्त्रहरू संवाद बाकसमा कम्तिमा एउटा माइग्रेसन यन्त्र निर्दिष्ट गर्नुभएन भने, त्यसपछि फिल्डले चयन गरिएका ० माइग्रेसन यन्त्रहरू देखाउँछ।
चित्र 12. ग्लोबल असाइनमेन्ट सेट गर्नुहोस् - माइग्रेसन यन्त्रको रूपमा प्रयोग गर्न उपकरण निर्दिष्ट गरेपछि, डिजाइन कम्पाइल गर्नुहोस्। यद्यपि, उपकरण माइग्रेसनले थप अवरोधहरू निम्त्याउन सक्छ। कम्पाइलेशन अतिरिक्त अवरोधहरूको कारण असफल हुन सक्छ, र पृष्ठ 13 मा चित्र 16 मा देखाइएको त्रुटि सन्देश देखाउँछ। त्रुटिहरू देखा पर्दछ किनभने यन्त्रहरू आंशिक रूपमा स्थानान्तरण योग्य छन्। यी त्रुटिहरूले तपाईंलाई पिन प्लानरमा पिन असाइनमेन्ट जाँच गर्न संकेत गर्दछ जुन पृष्ठ 14 मा चित्र 16 मा देखाइएको छ।
चित्र 13. त्रुटि सन्देश
चित्र 14. पिन प्लानर
- गैर-माइग्रेटेबल I/O पिनहरूको लागि, तिनीहरूलाई NC को रूपमा छोड्नुहोस्। तपाईले प्रयोग नगरिएका I/O पिनहरूलाई Intel Quartus प्राइम सफ्टवेयरमा इनपुट ट्राइ-स्टेटको रूपमा सेट गर्न सक्नुहुन्छ। प्रोजेक्ट नेभिगेटर सञ्झ्यालबाट यन्त्रमा जानुहोस् र पृष्ठ 15 मा चित्र 16 मा देखाइए अनुसार यन्त्रहरू र पिन विकल्पहरूमा क्लिक गर्नुहोस्। यन्त्र र पिन विकल्पहरू विन्डोमा, सबै प्रयोग नगरिएका पिनहरू रिजर्भ गर्नुहोस् ड्रप-डाउन सूची अन्तर्गत, इनपुट ट्राइ-को रूपमा चयन गर्नुहोस्। बताए।
चित्र 15. उपकरण पृष्ठ
चित्र १६. यन्त्रहरू र पिन विकल्पहरू
- पृष्ठ 17 मा चित्र 17 मा देखाइए अनुसार गैर-माइग्रेटेबल पिनहरूको स्थान असाइनमेन्ट हटाउनुहोस् र डिजाइन कम्पाइल गर्नुहोस्।
चित्र 17. स्थान असाइनमेन्ट
चित्र 18. डिजाइन संकलन
- वैकल्पिक रूपमा, यदि तपाईंसँग गैर-माइग्रेटेबल पिनहरू र तिनीहरूको I/O मापदण्डहरू परिवर्तन गर्ने लचिलोपन छ भने, तपाईं पिन माइग्रेसनमा जान सक्नुहुन्छ। View विन्डो र पिनको अनुकूलता जाँच गर्नुहोस् र तदनुसार पिनहरू असाइन गर्नुहोस्।
- पिन माइग्रेसन View सञ्झ्यालले उपकरण माइग्रेसनको लागि पिनको उपयुक्तताको बारेमा जानकारी प्रदान गर्दछ। तपाईले यो विन्डो पिन प्लानरमा क्लिक गरेर खोल्न सक्नुहुन्छ View> पिन माइग्रेसन View झ्याल। यसमा एउटा पिन चयन गर्नुहोस् view निम्न पिन माइग्रेसन जानकारी प्रदर्शन गर्न:
- पिन नम्बर
- माइग्रेसन उपकरणहरू
- पिन खोजकर्ता
- माइग्रेसन परिणाम
- हाइलाइट गरिएका पिनहरू मात्र देखाउनुहोस्
- माइग्रेसन भिन्नताहरू देखाउनुहोस्
- निर्यात गर्नुहोस्
- आदेशहरू देखाउनुहोस्
तपाईंले पिन माइग्रेसनमा दायाँ क्लिक प्रयोग गरेर यी आदेशहरू पहुँच गर्न सक्नुहुन्छ View पिन प्लानरमा विन्डो। तपाईंले पृष्ठ 19 मा चित्र 18 मा देखाइए अनुसार फरक देख्न र पिन असाइनमेन्टलाई सजिलो बनाउन सक्नुहुन्छ। तपाईंले पृष्ठ 20 मा चित्र 19 मा देखाइएको आवश्यकता अनुसार पिनहरू फेला पार्न पिन खोजकर्तामा हेर्न सक्नुहुन्छ।
चित्र 19. पिन माइग्रेसन View
चित्र 20. पिन खोजकर्ता
- पिन प्लानरमा पृष्ठ 21 मा चित्र 19 मा देखाइएको पिन असाइनमेन्ट परिवर्तन गर्नुहोस् र डिजाइन कम्पाइल गर्नुहोस्। तपाईंले एक सफल संकलन अवलोकन गर्नुहुनेछ।
चित्र 21. पिन असाइनमेन्टहरू
1SX065HH3F3512LG-1SX040HH2F3512LG यन्त्रहरूको लागि माइग्रेसन UI प्रयोग गरेर माइग्रेसन
पूर्वampयस माइग्रेसनमा प्रयोग गरिएको ले डिजाइन असाइनमेन्ट र I/O मानक समस्याहरूलाई सम्बोधन गर्न आधारभूत डिजाइन हो। निम्न चित्रले पिन असाइनमेन्टको साथ डिजाइनको स्न्यापसट देखाउँछ।
चित्र ४ उदाampपिन असाइनमेन्टको साथ डिजाइन
- 1SX065HH3F3512LG-1SX040HH2F3512LG उपकरणहरू बीच माइग्रेसन सुरु गर्न, प्रोजेक्ट नेभिगेटर विन्डोमा रहेको यन्त्रमा दायाँ क्लिक गर्नुहोस्। माइग्रेसन उपकरण विन्डो पप अप हुनेछ।
चित्र 23. माइग्रेसन यन्त्रहरू
- माइग्रेसन (1SX040HH2F3512LG) को लागि उपकरण छनोट गरेपछि, ठीक क्लिक गर्नुहोस् र त्यसपछि तपाइँ .qsf मा असाइनमेन्ट जाँच गर्न सक्नुहुन्छ। file। यदि तपाईंले माइग्रेसन यन्त्रहरू संवाद बाकसमा कम्तिमा एउटा माइग्रेसन यन्त्र निर्दिष्ट गर्नुभएन भने, फिल्डले ० माइग्रेसन यन्त्रहरू चयन गरिएको देखाउँछ।
चित्र 24. ग्लोबल असाइनमेन्ट सेट गर्नुहोस्
- माइग्रेट गर्न उपकरण निर्दिष्ट गरेपछि, पहिले उल्लेख गरिएको चरण पछ्याउनुहोस् र गैर-माइग्रेट गर्न मिल्ने I/O लाई ट्राइ-स्टेड बनाउनुहोस् र त्यसपछि डिजाइन कम्पाइल गर्नुहोस्।
चित्र 25. त्रुटि सन्देश
- संकलन रिपोर्टले पिन असाइनमेन्ट स्थानसँग सम्बन्धित त्रुटिहरू देखाउँछ। पिन प्लानरमा नेभिगेट गर्नुहोस् र ती पिनहरूको स्थान असाइनमेन्ट हटाउनुहोस् तिनीहरूलाई प्रयोग नगरिएका पिनहरू बनाउन र तिनीहरूलाई त्रि-उक्त गर्न सकिन्छ।
चित्र 26. पिन असाइनमेन्टहरू
- असाइनमेन्टहरू हटाइसकेपछि, डिजाइन कम्पाइल गर्नुहोस्। तपाईंले थप कम्पाइल त्रुटिहरू सामना गर्न सक्नुहुन्छ जुन तपाईंलाई बैंक 3A र 3D मा गैर-कम्प्याटिबिलिटी I/O मानक तर्फ औंल्याउँदैछ।
चित्र 27. संकलन त्रुटि
- तपाईंले पृष्ठ 28 मा चित्र 22 मा देखाइए अनुसार असंगतता देखाउने असाइनमेन्टहरू हटाइसकेपछि, डिजाइनलाई पुन: कम्पाइल गर्दा सफल संकलन हुनेछ।
नोट: तपाईले प्रयोग नगरिएको तर्क डिजाइन हटाउन र Intel Quartus प्राइम सफ्टवेयरबाट पिनहरू विच्छेद गर्न सक्नुहुन्छ। यदि तपाईंले Intel Quartus प्राइम डिजाइनबाट यी प्रयोग गर्न नसकिने पिनहरू हटाउनुहुन्न भने, सफ्टवेयरले स्वचालित रूपमा यी पिनहरूको लागि डिजाइन जडान भएको स्थानमा फिट हुनेछ।
चित्र 28. पिन असाइनमेन्टहरू
चित्र 29. डिजाइन संकलन
- वैकल्पिक रूपमा, यदि तपाईंसँग गैर-माइग्रेटेबल पिनहरू र तिनीहरूको I/O मानक परिवर्तन गर्ने लचिलोपन छ भने, तपाईंले पिन माइग्रेसन जाँच गर्न सक्नुहुन्छ। View यन्त्र माइग्रेसनको लागि पिनको उपयुक्तता बारे जानकारी प्राप्त गर्नको लागि विन्डो। तपाईं सफल संकलनको लागि तदनुसार पिनहरू परिवर्तन गर्न सक्नुहुन्छ।
AN921 को लागि कागजात संशोधन इतिहास: Intel Stratix 10 HF35 प्याकेज को लागी उपकरण माइग्रेसन दिशानिर्देश
| कागजात संस्करण | परिवर्तनहरू |
| 2020.09.11 | प्रारम्भिक रिलीज। |
इंटेल कर्पोरेशन। सबै अधिकार सुरक्षित। Intel, Intel लोगो, र अन्य Intel मार्कहरू Intel Corporation वा यसको सहायक कम्पनीहरूको ट्रेडमार्क हुन्। Intel ले आफ्नो FPGA र अर्धचालक उत्पादनहरूको प्रदर्शनलाई Intel को मानक वारेन्टी अनुसार हालको विशिष्टताहरूमा वारेन्टी दिन्छ, तर सूचना बिना कुनै पनि समयमा कुनै पनि उत्पादन र सेवाहरूमा परिवर्तन गर्ने अधिकार सुरक्षित गर्दछ। Intel ले यहाँ वर्णन गरिएको कुनै पनि जानकारी, उत्पादन, वा सेवाको आवेदन वा प्रयोगबाट उत्पन्न हुने कुनै जिम्मेवारी वा दायित्व ग्रहण गर्दैन बाहेक Intel द्वारा लिखित रूपमा स्पष्ट रूपमा सहमत भए। Intel ग्राहकहरूलाई कुनै पनि प्रकाशित जानकारीमा भर पर्नु अघि र उत्पादन वा सेवाहरूको लागि अर्डर गर्नु अघि उपकरण विशिष्टताहरूको नवीनतम संस्करण प्राप्त गर्न सल्लाह दिइन्छ। अन्य नाम र ब्रान्डहरू अरूको सम्पत्तिको रूपमा दाबी गर्न सकिन्छ। AN 921: Intel® Stratix® 10 HF35 प्याकेजका लागि यन्त्र माइग्रेसन दिशानिर्देशहरू
कागजातहरू / स्रोतहरू
![]() |
Stratix 921 HF10 प्याकेजको लागि intel AN 35 उपकरण माइग्रेसन दिशानिर्देशहरू [pdf] प्रयोगकर्ता गाइड Stratix 921 HF10 प्याकेज, AN 35, Stratix 921 HF10 प्याकेजका लागि यन्त्र माइग्रेसन दिशानिर्देश, Stratix 35 HF10 प्याकेज, Stratix 35 HF10 प्याकेज, HF35 प्याकेजका लागि दिशानिर्देशहरू |





