इन्टेल ई-सिरिज ५ जीटीएस ट्रान्सीभर

निर्दिष्टीकरणहरू
- उत्पादनको नाम: GTS ट्रान्सीभर डुअल सिम्प्लेक्स इन्टरफेसहरू
- मोडेल नम्बर : 825853
- रिलीज मिति: 2025.01.24
उत्पादन जानकारी
Agilex 5 FPGA हरूमा GTS ट्रान्सीभरहरूले विभिन्न सिम्प्लेक्स प्रोटोकल कार्यान्वयनहरूलाई समर्थन गर्छन्। सिम्प्लेक्स मोडमा, GTS च्यानल एकदिशात्मक हुन्छ, जसले गर्दा प्रयोग नगरिएको ट्रान्समिटर वा रिसीभर छोडिन्छ। डुअल सिम्प्लेक्स मोड प्रयोग गरेर, तपाईंले अर्को स्वतन्त्र सिम्प्लेक्स प्रोटोकल कार्यान्वयन गर्न प्रयोग नगरिएको च्यानल प्रयोग गर्न सक्नुहुन्छ।
परिचय
यो प्रयोगकर्ता गाइडले Agilex™ 5 GTS ट्रान्सीभरहरूमा डुअल सिम्प्लेक्स (DS) मोड लागू गर्ने विधिको वर्णन गर्दछ।
डुअल सिम्प्लेक्स मोडले GTS ट्रान्सीभर च्यानलको अपरेटिङ मोडलाई जनाउँछ जहाँ तपाईंले एउटै ट्रान्सीभर च्यानलमा स्वतन्त्र ट्रान्समिटर र स्वतन्त्र रिसीभर राख्न सक्नुहुन्छ, जसले गर्दा Agilex 5 FPGA हरूमा ट्रान्सीभर स्रोत उपयोग अधिकतम हुन्छ। प्रयोगकर्ता गाइडले वर्णन गर्दछ:
- डुअल सिम्प्लेक्स मोडमा समर्थित सिम्प्लेक्स प्रोटोकल आईपीहरू
- तपाईंको डिजाइन सुरु गर्नु अघि डुअल सिम्प्लेक्स इन्टरफेसहरूको लागि कसरी योजना बनाउने
- डुअल सिम्प्लेक्स डिजाइन प्रवाह कसरी कार्यान्वयन गर्ने
तपाईंले क्वार्टस® प्राइम प्रो संस्करण सफ्टवेयर संस्करण २४.२ पछि डुअल सिम्प्लेक्स मोड लागू गर्न सक्नुहुन्छ।
सम्बन्धित जानकारी
- GTS ट्रान्सीभर PHY प्रयोगकर्ता गाइड
- GTS SDI II Intel FPGA IP प्रयोगकर्ता गाइड
- GTS SDI II Intel FPGA IP डिजाइन एक्सampले प्रयोगकर्ता गाइड
- GTS HDMI Intel FPGA IP प्रयोगकर्ता गाइड
- GTS HDMI Intel FPGA IP डिजाइन एक्सampले प्रयोगकर्ता गाइड
- GTS DisplayPort PHY Altera FPGA IP प्रयोगकर्ता गाइड
- GTS JESD204C Intel FPGA IP प्रयोगकर्ता गाइड
- GTS JESD204C Intel FPGA IP डिजाइन एक्सampले प्रयोगकर्ता गाइड
- GTS JESD204B Intel FPGA IP प्रयोगकर्ता गाइड
- GTS JESD204B Intel FPGA IP डिजाइन एक्सampले प्रयोगकर्ता गाइड
- GTS सिरियल लाइट IV Intel FPGA IP प्रयोगकर्ता गाइड
- GTS सिरियल लाइट IV Intel FPGA IP डिजाइन एक्सampले प्रयोगकर्ता गाइड
- क्वार्टस प्राइम प्रो संस्करण प्रयोगकर्ता गाइड: डिजाइन संकलन
© Altera Corporation. Altera, Altera लोगो, 'a' लोगो, र अन्य Altera चिन्हहरू Altera Corporation का ट्रेडमार्क हुन्। Altera र Intel ले Altera वा Intel को मानक वारेन्टी अनुसार लागू हुने गरी हालको विशिष्टताहरूमा यसको FPGA र अर्धचालक उत्पादनहरूको प्रदर्शनको वारेन्टी दिन्छन्, तर सूचना बिना कुनै पनि समयमा कुनै पनि उत्पादन र सेवाहरूमा परिवर्तन गर्ने अधिकार सुरक्षित राख्छन्। Altera र Intel ले Altera वा Intel द्वारा लिखित रूपमा स्पष्ट रूपमा सहमत भएको बाहेक यहाँ वर्णन गरिएको कुनै पनि जानकारी, उत्पादन, वा सेवाको आवेदन वा प्रयोगबाट उत्पन्न हुने कुनै जिम्मेवारी वा दायित्व लिँदैनन्। Altera र Intel ग्राहकहरूलाई कुनै पनि प्रकाशित जानकारीमा भर पर्नु अघि र उत्पादन वा सेवाहरूको लागि अर्डर गर्नु अघि उपकरण विशिष्टताहरूको नवीनतम संस्करण प्राप्त गर्न सल्लाह दिइन्छ।
अन्य नाम र ब्रान्डहरू अरूको सम्पत्तिको रूपमा दाबी गर्न सकिन्छ।
माथिview
Agilex 5 FPGA हरूमा GTS ट्रान्सीभरहरूले विभिन्न सिम्प्लेक्स प्रोटोकल कार्यान्वयनहरूलाई समर्थन गर्छन्। सिम्प्लेक्स मोडमा, GTS च्यानल एकदिशात्मक हुन्छ र यसले प्रयोग नगरिएको ट्रान्समिटर वा रिसीभर छोड्छ। डुअल सिम्प्लेक्स मोड प्रयोग गरेर, तपाईंले निम्न चित्रमा देखाइए अनुसार अर्को स्वतन्त्र सिम्प्लेक्स प्रोटोकल कार्यान्वयन गर्न प्रयोग नगरिएको ट्रान्समिटर वा रिसीभर च्यानल प्रयोग गर्न सक्नुहुन्छ।

डुअल सिम्प्लेक्स (DS) मोडले सिम्प्लेक्स प्रोटोकल IP हरू (1) को निम्न संयोजनलाई समर्थन गर्दछ।
तालिका १. डुअल सिम्प्लेक्स मोडको लागि समर्थित प्रोटोकल आईपी संयोजनहरू
| रिसीभर आईपी | ट्रान्समिटर आईपी | |||||
| SDI | HDMI | डिस्प्लेपोर्ट | सिरियललाइट IV | JESD204C | JESD204B | |
| SDI | हो | हो | हो | छैन | छैन | छैन |
| HDMI | हो | हो | हो | छैन | छैन | छैन |
| डिस्प्लेपोर्ट | हो | हो | हो | छैन | छैन | छैन |
| सिरियललाइट IV | छैन | छैन | छैन | हो | हो (२) | हो (२) |
| JESD204C | छैन | छैन | छैन | हो (२) | हो | हो (२) |
| JESD204B | छैन | छैन | छैन | हो (२) | हो (२) | हो |
क्वार्टस प्राइम प्रो संस्करण सफ्टवेयरमा DS मोड लागू गर्न सकिन्छ सिम्प्लेक्स प्रोटोकल IP हरूमा आधारित DS IP उत्पन्न गरेर, र निम्न चित्रमा हाइलाइट गरिए अनुसार RTL डिजाइनको लागि DS IP प्रयोग गरेर। उत्पन्न DS IP मा तपाईंले DS मोडमा जोडी बनाउन र आफ्नो डिजाइनमा प्रयोग गर्न चाहनुभएको व्यक्तिगत सिम्प्लेक्स IP हरू समावेश हुन्छन्।
- DS मोड निर्दिष्ट सिम्प्लेक्स प्रोटोकलहरूको लागि मात्र समर्थित छ, र GTS PMA/FEC Direct PHY Intel FPGA IP सँग अनुकूल TX/RX मोडहरूको लागि होइन (PMA कन्फिगरेसन नियम प्यारामिटर SDI वा HDMI मा सेट गरिएको बाहेक)।
- DS मोडमा यो संयोजन क्वार्टस प्राइम प्रो संस्करण सफ्टवेयरको हालको रिलीजमा समर्थित छैन।

- तपाईंले DS प्रवाहमा प्रयोग गर्ने सिम्प्लेक्स प्रोटोकल IP हरूमा कुनै पनि परिमार्जन वा संस्करण अद्यावधिक गर्न DS IP पुन: उत्पन्न गर्न आवश्यक छ।
- यदि तपाईंलाई DS मोड आवश्यक छैन भने, यो चरण लागू हुँदैन।
- यदि तपाईंलाई DS मोड आवश्यक छैन भने, सिम्प्लेक्स IP लाई सिधै आफ्नो डिजाइनमा जडान गर्नुहोस्।
- विश्लेषण र विस्तार पछि तपाईंले DS IP अनुकरण गर्न सक्नुहुन्छ।
डुअल सिम्प्लेक्स इन्टरफेसहरू बुझ्ने र योजना बनाउने
तपाईंको DS मोड कार्यान्वयन सुरु गर्नु अघि, तपाईंले एउटै ट्रान्सीभर च्यानलमा राख्न चाहनुभएको सिम्प्लेक्स IP हरू (ट्रान्समिटर र रिसीभर) निर्धारण गर्नुहोस् र योजना बनाउनुहोस्। यदि तपाईंको डिजाइनमा रहेका सिम्प्लेक्स IP हरू एउटै ट्रान्सीभर च्यानलमा राख्न आवश्यक छैन भने, यस कागजातमा वर्णन गरिएको DS मोड प्रवाह लागू हुँदैन र तपाईं सिम्प्लेक्स IP हरूलाई सिधै आफ्नो RTL डिजाइनमा एकीकृत गर्न अगाडि बढ्न सक्नुहुन्छ।
DS मोडलाई समर्थन गर्न सक्ने प्रोटोकल IP हरूको दुई समूहहरू छन्:
- SDI, HDMI र डिस्प्लेपोर्ट
- सिरियललाइट IV, JESD204C र JESD204B
- DS मोडको लागि समर्थित प्रोटोकल IP हरू निर्धारण गरेपछि, प्रयोग गरिएका च्यानलहरूमा तपाईंको सिम्प्लेक्स IP हरू (एउटै च्यानलमा ट्रान्समिटर र रिसीभर) कसरी जोडा बनाइन्छ भनेर योजना बनाउनुहोस्। यस बिन्दुमा, योजना DS समूह स्थापना गर्न तार्किक च्यानल प्लेसमेन्टमा आधारित छ जुन तपाईंले पछि DS IP जेनेरेसनको लागि प्रयोग गर्न सक्नुहुन्छ। तपाईंले IP जेनेरेसन पछि भौतिक पिन प्लेसमेन्ट असाइनमेन्ट गर्न सक्नुहुन्छ।tage.
- निम्न पूर्वampDS समूह स्थापना गर्न DS मोडमा सिम्प्लेक्स IP हरू कसरी जोड्ने भनेर योजना बनाउने भनेर तल वर्णन गरिएको छ। DS समूहलाई DS मोडमा कम्तिमा एउटा च्यानल भएको सिम्प्लेक्स IP हरूको सेटको रूपमा परिभाषित गरिएको छ।
Exampले १: एउटा SDI ट्रान्समिटर एउटा SDI रिसीभरसँग जोडिएको
यस मा पूर्वampअर्कोतर्फ, एउटा SDI ट्रान्समिटरलाई एउटा SDI रिसीभरसँग जोडेर DS समूह बनाइन्छ जुन निम्न चित्रमा देखाइएको छ।

Exampले २: एउटा HDMI ट्रान्समिटर एउटा HDMI रिसीभरसँग जोडिएको
यस मा पूर्वampवा, एउटा HDMI ट्रान्समिटरलाई एउटा HDMI रिसीभरसँग जोडेर निम्न चित्रमा देखाइए अनुसार DS समूह बनाइन्छ। तपाईंले HDMI रिसीभरलाई च्यानल ०-२ वा च्यानल १-३ मा राख्न सक्नुहुन्छ।

Exampले ३: दुई SDI रिसीभर र एउटा SDI ट्रान्समिटरसँग जोडिएको एउटा HDMI ट्रान्समिटर
यस मा पूर्वampअर्को कुरा, एउटा HDMI ट्रान्समिटरलाई दुई SDI रिसीभरहरूसँग जोडेर DS समूह बनाइन्छ र अर्को जोडा नबनाइएको SDI ट्रान्समिटर पनि बनाइन्छ। HDMI ट्रान्समिटर च्यानलहरूसँग जोडिएको खण्डमा तपाईंले दुई SDI रिसीभरहरूलाई तार्किक रूपमा फरक-फरक स्थानहरूमा राख्न सक्नुहुन्छ। SDI ट्रान्समिटर अर्को सिम्प्लेक्स IP सँग जोडिएको नभएकोले, यो DS समूहको भाग होइन (तपाईंले यसलाई DS समूहमा समावेश गर्न सक्नुहुन्न) र DS प्रवाह आवश्यक पर्दैन।

DS मोडको लागि तपाईंको सिम्प्लेक्स IP पेयरिङ योजना बनाउँदा, तपाईंले निम्न कुराहरू विचार गर्नुपर्छ:
- TX बन्धन प्लेसमेन्ट—यद्यपि जोडी तार्किक प्लेसमेन्टमा आधारित छ, बहु-च्यानल ट्रान्समिटर IP हरूलाई बन्डिङ चाहिन्छ, र GTS ट्रान्सीभर PHY प्रयोगकर्ता गाइडको बन्डेड लेन एग्रीगेशनको लागि PMA प्रत्यक्ष कन्फिगरेसनको लागि च्यानल प्लेसमेन्टमा वर्णन गरिए अनुसार भौतिक च्यानल प्लेसमेन्ट आवश्यकताहरू पूरा गर्नुपर्छ।
- TX र RX को लागि समान प्रणाली PLL—सिम्प्लेक्स आईपीहरू जुन DS मोडमा जोडिएका छन् जसले प्रणाली PLL घडी मोड प्रयोग गर्दछन्, त्यस च्यानलको लागि उही प्रणाली PLL प्रयोग गर्नुपर्छ। PMA घडी मोड प्रयोग गर्ने सिम्प्लेक्स आईपीहरू केवल PMA घडी मोड भएको अर्को सिम्प्लेक्स आईपीसँग जोड्न सकिन्छ। च्यानल भित्र PMA घडी मोड र प्रणाली PLL मोड जोडा बनाउन समर्थित छैन।
- TX र RX को लागि FEC प्रयोग— च्यानलको लागि DS मोडमा जोडिएका सिम्प्लेक्स IP हरूमा उही FEC सेटिङ हुनुपर्छ (या त सक्षम पारिएको होस् वा प्रयोग नगरिएको)। उदाहरणका लागिampअथवा, यदि तपाईंसँग FEC सक्षम भएको GTS SerialLite IV IP TX छ भने, तपाईंले यसलाई FEC सक्षम भएको अर्को GTS SerialLite IV IP RX सँग मात्र जोड्न सक्नुहुन्छ।
- Avalon® मेमोरी-म्याप गरिएको इन्टरफेस पहुँच—ट्रान्समिटर र रिसीभरले प्रत्येक च्यानल पहुँच गर्न एउटा एभालोन मेमोरी-म्याप गरिएको इन्टरफेस साझा गर्छन्। जब सिम्प्लेक्स आईपीहरू DS मोडमा जोडिन्छन्, उत्पन्न गरिएको DS आईपीमा एभालोन मेमोरी-म्याप गरिएको इन्टरफेस आर्बिटर समावेश हुन्छ जसले व्यक्तिगत ट्रान्समिटर आईपी एभालोन मेमोरी-म्याप गरिएको इन्टरफेस र रिसीभर आईपी एभालोन मेमोरी-म्याप गरिएको इन्टरफेस इन्टरफेसहरू राख्छ। यो तपाईंले DS मोड प्रयोग नगर्दा जस्तै हो।
डुअल सिम्प्लेक्स इन्टरफेसहरू कार्यान्वयन गर्दै
यस अध्यायले पूर्वमा आधारित दोहोरो सिम्प्लेक्स कार्यान्वयनको वर्णन गर्दछampडुअल सिम्प्लेक्स इन्टरफेसको बुझाइ र योजना अध्यायमा le २। DS कार्यान्वयनले HDMI प्रोटोकल सिम्प्लेक्स TX र सिम्प्लेक्स RX लाई संयोजन गर्दछ तर फरक कन्फिगरेसन दरहरूसँग।
सिम्प्लेक्स आईपी उत्पन्न गर्दै
तपाईंले पहिले IP विशिष्ट प्रयोगकर्ता गाइड पालना गरेर प्रत्येक व्यक्तिगत सिम्प्लेक्स IP छुट्टाछुट्टै सिर्जना र उत्पन्न गर्नुपर्छ।
नोट:
- SDI को लागि, तपाईंले GTS SDI II Intel FPGA IP मा SDI_II र्यापर विकल्पको लागि चयन गरिएको दुवै आधार र PHY प्यारामिटरको साथ सिम्प्लेक्स IP सिर्जना गर्नुपर्छ।
- HDMI को लागि, तपाईंले GTS HDMI Intel FPGA IP मा HDMI र्यापर विकल्पको लागि चयन गरिएको HDMI र ट्रान्सीभर प्यारामिटरको साथ सिम्प्लेक्स IP सिर्जना गर्नुपर्छ।
- डिस्प्लेपोर्टको लागि, तपाईंले GTS डिस्प्लेपोर्ट PHY Altera FPGA IP प्रयोग गरेर सिम्प्लेक्स IP सिर्जना गर्नुपर्छ।
- JESD204C को लागि, तपाईंले GTS JESD204C Intel FPGA IP मा JESD204C र्यापर विकल्पको लागि चयन गरिएको दुवै आधार र PHY वा PHY मात्र प्यारामिटरको साथ सिम्प्लेक्स IP सिर्जना गर्नुपर्छ।
- JESD204B को लागि, तपाईंले GTS JESD204B Intel FPGA IP मा JESD204B र्यापर विकल्पको लागि चयन गरिएको दुवै आधार र PHY वा PHY Only प्यारामिटरको साथ सिम्प्लेक्स IP सिर्जना गर्नुपर्छ।
- सिरियल लाइट IV को लागि, तपाईंले PMA मोड प्यारामिटरको लागि Rx वा Tx विकल्प चयन गरेर सिम्प्लेक्स IP सिर्जना गर्नुपर्छ। RS-FEC को लागि, तपाईंले RS-FEC प्यारामिटर सक्षम गर्नुपर्छ र IP ट्याबमा सिम्प्लेक्स मर्जिङ पेन अन्तर्गत उही च्यानल(हरू) प्यारामिटरमा राखिएको अन्य सिरियल लाइट IV सिम्प्लेक्स IP मा सक्षम गरिएको RS-FEC पनि सक्षम गर्नुपर्छ।
HDMI सिम्प्लेक्स IP उत्पन्न गर्न, यी चरणहरू पालना गर्नुहोस्:
- GTS HDMI Intel FPGA IP प्रयोग गरेर आफ्नो डिजाइनको लागि HDMI र ट्रान्सीभर प्यारामिटर र अन्य सान्दर्भिक प्यारामिटरहरू छनौट गरेर HDMI सिम्प्लेक्स TX IP र HDMI सिम्प्लेक्स RX IP सिर्जना गर्नुहोस्।

- आईपी उत्पन्न गर्नुहोस् fileनिम्न चित्रमा देखाइए अनुसार क्वार्टस प्राइम प्रो संस्करण सफ्टवेयरको कम्पाइलेसन ड्यासबोर्डमा रहेको IP जेनेरेसन चरणमा क्लिक गरेर HDMI सिम्प्लेक्स IP हरूको लागि s।

एकपटक IP उत्पादन सफलतापूर्वक पूरा भएपछि, निम्न चित्रमा देखाइए अनुसार IP उत्पादन चरण हरियो हुन्छ र यसको छेउमा चेक मार्क हुन्छ। 
सम्बन्धित जानकारी
- GTS HDMI Intel FPGA IP प्रयोगकर्ता गाइड
- GTS SDI II Intel FPGA IP प्रयोगकर्ता गाइड
- GTS DisplayPort PHY Altera FPGA IP प्रयोगकर्ता गाइड
- GTS JESD204C Intel FPGA IP प्रयोगकर्ता गाइड
- GTS JESD204C Intel FPGA IP डिजाइन एक्सampले प्रयोगकर्ता गाइड
- GTS JESD204B Intel FPGA IP प्रयोगकर्ता गाइड
- GTS JESD204B Intel FPGA IP डिजाइन एक्सampले प्रयोगकर्ता गाइड
- GTS सिरियल लाइट IV Intel FPGA IP प्रयोगकर्ता गाइड
- GTS सिरियल लाइट IV Intel FPGA IP डिजाइन एक्सampले प्रयोगकर्ता गाइड
डुअल सिम्प्लेक्स असाइनमेन्ट सम्पादक प्रयोग गर्दै
बैंक र च्यानल व्यवस्था अनुसार DS कार्यान्वयनलाई व्यवस्थित गर्न र कल्पना गर्न तपाईंले DS असाइनमेन्ट सम्पादक उपकरण प्रयोग गर्न सक्नुहुन्छ। यो खण्डले यस प्रयोगकर्ता गाइडमा वर्णन गरिएको DS कार्यान्वयनको लागि विशेष गरी DS असाइनमेन्ट सम्पादक उपकरण प्रयोग गर्ने चरणहरू मात्र समेट्छ।
नोट:
थप विवरणहरूको लागि क्वार्टस प्राइम प्रो संस्करण प्रयोगकर्ता गाइड: डिजाइन संकलनमा HSSI डुअल सिम्प्लेक्स आईपी जेनेरेसन फ्लो हेर्नुहोस्।
DS समूहहरू असाइन गर्न र डुअल सिम्प्लेक्स असाइनमेन्टहरू बचत गर्न DS असाइनमेन्ट सम्पादक प्रयोग गर्न, यी चरणहरू पालना गर्नुहोस्:
- क्वार्टस प्राइम प्रो संस्करण सफ्टवेयरमा असाइनमेन्टहरू > डुअल सिम्प्लेक्स (DS) असाइनमेन्ट सम्पादकमा क्लिक गर्नुहोस्। DS असाइनमेन्ट सम्पादकले IP सूचीमा तपाईंको डिजाइनमा रहेका सबै समर्थित डुअल सिम्प्लेक्स IP र DS समूहहरू अन्तर्गत कुनै पनि अवस्थित DS असाइनमेन्टहरू सूचीबद्ध गर्दछ। यस उदाहरणमाampले, विन्डोजले निम्न चित्रमा देखाइए अनुसार उत्पन्न गरिएका HDMI TX र HDMI RX IP हरू सूचीबद्ध गर्दछ।
नोट: DS असाइनमेन्ट सम्पादकले DS समर्थित सिम्प्लेक्स IP हरू मात्र प्रदर्शन गर्दछ।
- DS असाइनमेन्ट सम्पादक विन्डोमा, IP सूची अन्तर्गत hdmi_rx इन्स्ट्यान्समा दायाँ क्लिक गर्नुहोस्, र निम्न चित्रमा देखाइए अनुसार Create Instance In > New DS Group मा क्लिक गर्नुहोस्। यसले DS_GROUP_0 भनिने नयाँ DS समूह सिर्जना गर्दछ र DS Groups पेनमा hdmi_rx इन्स्ट्यान्स थप्छ।

- त्यसपछि, IP List अन्तर्गत hdmi_tx इन्स्ट्यान्समा दायाँ क्लिक गर्नुहोस्, र निम्न चित्रमा देखाइए अनुसार Create Instance In > DS_GROUP_0 मा क्लिक गर्नुहोस्। यसले अघिल्लो चरणमा सिर्जना गरिएको DS Groups पेनमा hdmi_tx इन्स्ट्यान्स थप्छ।

- DS असाइनमेन्ट सम्पादक विन्डोको दायाँ प्यानलमा रहेको भिजुअलाइजरले निम्न चित्रमा देखाइए अनुसार DS_GROUP_0 व्यवस्था प्रदर्शन गर्दछ। तल्लो बायाँ प्यानलले DS समूहहरू प्रदर्शन गर्दछ र hdmi_rx लाई निम्न रूपमा इन्स्ट्यान्टिएट गरिएको देखाउँछ।
hdmi_rx_inst0 र hdmi_tx लाई hdmi_tx_inst0 को रूपमा इन्स्ट्यान्टिएट गरिन्छ। आवश्यक परेमा, तपाईंले निम्न चित्रमा हाइलाइट गरिएका नाम कक्षहरूमा डबल-क्लिक गरेर DS_GROUP_0, hdmi_rx_inst0, र hdmi_tx_inst0 उदाहरणहरूको नाम परिवर्तन गर्न सक्नुहुन्छ। यसको अतिरिक्त, तपाईंले च्यानलहरूको एकाइहरूमा सापेक्ष अफसेट सेटिङ अद्यावधिक गरेर उदाहरणको स्थान परिवर्तन गर्न सक्नुहुन्छ। तपाईंले वैकल्पिक रूपमा डिबगको लागि उपलब्ध लूपब्याक मोडमा लूपब्याक मोड सक्षम गर्न सक्नुहुन्छ।
- यदि तपाईंको डिजाइनलाई RX सिम्प्लेक्स र TX सिम्प्लेक्स मोडहरू बीच साझा इनपुट घडी आवश्यक छ भने, तपाईंले DS_GROUP_0 फलकमा प्रत्येक इन्स्ट्यान्टिएटेड IP चयन गरेर र निम्न चित्रमा देखाइएको साझा घडी चेकबक्समा क्लिक गरेर साझा घडी सुविधा सक्षम गर्न सक्नुहुन्छ। त्यसपछि तपाईंले IP पोर्ट ड्रप डाउन मेनुबाट घडी पोर्ट छनौट गर्न सक्नुहुन्छ र मर्ज गरिएको पोर्ट बक्समा नयाँ पोर्ट नाम प्रदान गर्न सक्नुहुन्छ।|
नोट: प्रोटोकल IP मा निर्भर गर्ने केही निश्चित घडी पोर्टहरू मात्र मर्ज गर्न उपलब्ध छन्। यो चरण अगाडि बढाउनु अघि तपाईंले घडी पोर्टहरू मर्ज गर्न सक्नुहुन्छ कि भनेर जाँच गर्नुपर्छ र पुष्टि गर्नुपर्छ।
- DS असाइनमेन्टहरू बचत गर्न, सेभ असाइनमेन्टहरूमा क्लिक गर्नुहोस् र त्यसपछि पपअप विन्डोमा ठीक छ क्लिक गर्नुहोस्।

जब तपाईंले DS असाइनमेन्टहरू बचत गर्नुहुन्छ, तिनीहरू स्वचालित रूपमा परियोजनामा थपिन्छन् .qsf file निम्न चित्रमा देखाइए अनुसार। 
डुअल सिम्प्लेक्स आईपी उत्पन्न गर्दै
यस खण्डले DS असाइनमेन्ट सम्पादकमा पहिले सिर्जना गरिएको डुअल सिम्प्लेक्स समूह (DS_GROUP_0) उत्पन्न गर्ने चरणहरू वर्णन गर्दछ।
डुअल सिम्प्लेक्स आईपी उत्पन्न गर्न र रिपोर्टहरू जाँच गर्न, यी चरणहरू पालना गर्नुहोस्:
- निम्न चित्रमा देखाइए अनुसार क्वार्टस प्राइम प्रो संस्करण सफ्टवेयरको कम्पाइलेसन ड्यासबोर्डमा HSSI डुअल सिम्प्लेक्स IP जेनेरेसनमा क्लिक गर्नुहोस्। सफ्टवेयरले पहिले IP जेनेरेसन चरण चलाउँछ र त्यसपछि HSSI डुअल सिम्प्लेक्स IP जेनेरेसन चरण चलाउँछ।

- निम्न चित्रमा देखाइएको क्वार्टस प्राइम प्रो संस्करण सफ्टवेयरले DS IP रिपोर्ट गर्छ भनेर पहुँच गर्न HSSI डुअल सिम्प्लेक्स IP जेनेरेसन चरणको छेउमा रहेको Open Compilation Report आइकनमा क्लिक गर्नुहोस्। DS IP को सफल उत्पादनलाई चेक मार्कले संकेत गर्दछ।

- Review प्रयोगकर्ता असाइनमेन्ट रिपोर्ट (DS असाइनमेन्ट सम्पादक रिपोर्ट) र डुअल सिम्प्लेक्स आईपी रिपोर्टले रिपोर्ट गर्छ कि क्वार्टस प्राइम प्रो संस्करण सफ्टवेयरले निम्न चित्रहरूमा देखाइए अनुसार उत्पन्न गर्दछ।

डुअल सिम्प्लेक्स आईपी जडान गर्दै
- यस खण्डले पहिले उत्पन्न गरिएको डुअल सिम्प्लेक्स आईपीलाई तपाईंको डिजाइनमा जडान गर्ने चरणहरू वर्णन गर्दछ।
- डिजाइनलाई GTS रिसेट सिक्वेन्सर Intel FPGA IP र GTS System PLL Clocks Intel FPGA IP लाई सही तरिकाले काम गर्न आवश्यक छ, त्यसैले दुवै IP हरू इन्स्ट्यान्टिएटेड हुनुपर्छ र DS IP मा जडान गर्नुपर्छ।
डुअल सिम्प्लेक्स आईपी जडान गर्न, यी चरणहरू पालना गर्नुहोस्:
- क्वार्टस प्राइम प्रो एडिसन सफ्टवेयरले निम्न चित्रमा देखाइए अनुसार प्रोजेक्ट नेभिगेटर पेनमा DS IP र सिम्प्लेक्स IP हरू प्रदर्शन गर्दछ।
को view DS IP को शीर्ष-स्तर मोड्युल, DS_GROUP_0.qip विस्तार गर्नुहोस् file र DS_GROUP_0.sv SystemVerilog मा क्लिक गर्नुहोस् file निम्न चित्रमा देखाइएको रूपमा।
क्वार्टस प्राइम प्रो संस्करण सफ्टवेयरले DS_GROUP_0.sv SystemVerilog मा DS IP पोर्ट इन्टरफेस उत्पन्न गर्दछ। file। उत्पन्न गरिएको DS_GROUP_0.sv file सबै पोर्टहरूलाई सिम्प्लेक्स आईपीको रूपमा राख्छ र निम्न चित्रहरूमा देखाइए अनुसार रिसेट सिक्वेन्सर र प्रणाली PLL (यदि प्रयोग गरिएको छ भने) सँग सम्बन्धित पोर्टहरूलाई पनि मर्ज गर्दछ।

- अर्को, तपाईंको उच्च-स्तरीय डिजाइनमा DS IP मोड्युल स्थापना गर्नुहोस्। file र निम्न चित्रमा देखाइए अनुसार तपाईंको डिजाइन आवश्यकता अनुसार आवश्यक जडानहरू बनाउनुहोस्।

डुअल सिम्प्लेक्स आईपी कार्यान्वयन प्रमाणित गर्दै
यस खण्डले तपाईंको डिजाइनमा पहिले जडान गरिएको डुअल सिम्प्लेक्स IP लाई संश्लेषण र प्रमाणित गर्ने चरणहरू वर्णन गर्दछ।
डुअल सिम्प्लेक्स IP संश्लेषण र प्रमाणित गर्न, यी चरणहरू पालना गर्नुहोस्:
- क्वार्टस प्राइम प्रो संस्करण सफ्टवेयर कम्पाइलेसन ड्यासबोर्डमा विश्लेषण र संश्लेषण चरण चलाएर डिजाइन संश्लेषण गर्नुहोस्। निम्न चित्रले सफल विश्लेषण र संश्लेषण संकलन पछि ड्यासबोर्ड देखाउँछ।

- विश्लेषण र संश्लेषण सफल भएपछि तपाईंले सिमुलेशनमा DS IP प्रमाणित गर्न सक्नुहुन्छ। निम्न चित्रले उदाहरण देखाउँछampHDMI टेस्टबेन्चको साथ DS IP पासिंग सिमुलेशनको le।
नोट: विश्लेषण र विस्तार पछि तपाईंले DS IP अनुकरण गर्न सक्नुहुन्छtage पूरा गर्दछ।
- डिजाइनको लागि पिन प्लेसमेन्ट गर्नुहोस्। क्वार्टस प्राइम प्रो संस्करण सफ्टवेयरमा, पिन प्लानर उपकरण खोल्न असाइनमेन्टहरू > पिन प्लानरमा क्लिक गर्नुहोस्। सिम्प्लेक्स TX र सिम्प्लेक्स RX पिनहरूलाई एउटै भौतिक च्यानलमा संयोजन गर्न RX र TX पिनहरूलाई एउटै बैंकमा सेट गर्नुहोस् (उदाहरणका लागिamp(यसको लागि बैंक ४C) निम्न चित्रमा देखाइएको छ।

- निम्न चित्रमा देखाइए अनुसार DS डिजाइन कार्यान्वयनको पूर्ण संकलन चलाउनुहोस्।

- कम्पाइल सफलतापूर्वक पूरा भएपछि, तपाईंले निम्न चित्रमा देखाइए अनुसार क्वार्टस प्राइम प्रो संस्करण सफ्टवेयर कम्पाइलेसन ड्यासबोर्डमा फिटर > योजना > ओपन कम्पाइलेसन रिपोर्ट चरणमा क्लिक गरेर डिजाइनको पिन प्लेसमेन्ट जाँच गर्न सक्नुहुन्छ।

त्यसपछि तपाईंले क्वार्टस प्राइम प्रो संस्करण सफ्टवेयरले पिन प्लानर सेटिङहरू अनुसार सिम्प्लेक्स TX र सिम्प्लेक्स RX पिनहरू राखेको छ भनी प्रमाणित गर्न सक्नुहुन्छ र निम्न चित्रहरूमा देखाइएका रिपोर्टहरू जाँच गरेर पिनहरू सफलतापूर्वक संयोजन गरिएको छ।

GTS ट्रान्सीभर डुअल सिम्प्लेक्स इन्टरफेस प्रयोगकर्ता गाइडको लागि कागजात संशोधन इतिहास
| कागजात संस्करण | क्वार्टस प्राइम संस्करण | परिवर्तनहरू |
| 2025.01.24 | 24.3.1 | निम्न परिवर्तनहरू गरे:
|
| 2024.10.07 | 24.3 | निम्न परिवर्तनहरू गरे:
|
| 2024.08.19 | 24.2 | प्रारम्भिक रिलीज। |
FAQ
प्रश्न: के म DS मोडमा GTS PMA/FEC Direct PHY Intel FPGA IP सँग अनुकूलन TX/RX मोडहरू प्रयोग गर्न सक्छु?
A: DS मोड निर्दिष्ट सिम्प्लेक्स प्रोटोकलहरूको लागि मात्र समर्थित छ र GTS PMA/FEC Direct PHY Intel FPGA IP सँग अनुकूल TX/RX मोडहरूको लागि होइन, PMA कन्फिगरेसन नियम प्यारामिटर SDI वा HDMI मा सेट गरिएको बाहेक।
कागजातहरू / स्रोतहरू
![]() |
इन्टेल ई-सिरिज ५ जीटीएस ट्रान्सीभर [pdf] प्रयोगकर्ता गाइड ई-श्रृंखला, डी-श्रृंखला, ई-श्रृंखला ५ जीटीएस ट्रान्सीभर, ई-श्रृंखला, ५ जीटीएस ट्रान्सीभर, जीटीएस ट्रान्सीभर, ट्रान्सीभर |

