HDMI FPGA IP को लागि intel AN 837 डिजाइन दिशानिर्देश
HDMI Intel® FPGA IP को लागि डिजाइन दिशानिर्देशहरू
डिजाइन दिशानिर्देशहरूले तपाईंलाई FPGA उपकरणहरू प्रयोग गरेर हाई-डेफिनिशन मल्टिमिडिया इन्टरफेस (HDMI) Intel FPGA IP हरू लागू गर्न मद्दत गर्दछ। यी दिशानिर्देशहरूले HDMI Intel® FPGA IP भिडियो इन्टरफेसहरूको लागि बोर्ड डिजाइनहरू सहज बनाउँछ।
- HDMI Intel FPGA IP प्रयोगकर्ता गाइड
- AN 745: Intel FPGA DisplayPort इन्टरफेसको लागि डिजाइन दिशानिर्देशहरू
HDMI Intel FPGA IP डिजाइन दिशानिर्देशहरू
HDMI Intel FPGA इन्टरफेसमा ट्रान्जिसन मिनिमाइज्ड डिफरेंशियल सिग्नलिङ (TMDS) डाटा र घडी च्यानलहरू छन्। इन्टरफेसले भिडियो इलेक्ट्रोनिक्स स्ट्यान्डर्ड एसोसिएसन (VESA) डिस्प्ले डाटा च्यानल (DDC) पनि बोक्छ। TMDS च्यानलहरूले भिडियो, अडियो, र सहायक डाटा बोक्छन्। DDC I2C प्रोटोकलमा आधारित छ। HDMI Intel FPGA IP कोरले विस्तारित प्रदर्शन पहिचान डेटा (EDID) पढ्न र HDMI स्रोत र सिंक बीच कन्फिगरेसन र स्थिति जानकारी आदान प्रदान गर्न DDC प्रयोग गर्दछ।
HDMI Intel FPGA IP बोर्ड डिजाइन सुझावहरू
जब तपाईं आफ्नो HDMI Intel FPGA IP प्रणाली डिजाइन गर्दै हुनुहुन्छ, निम्न बोर्ड डिजाइन सुझावहरू विचार गर्नुहोस्।
- प्रति ट्रेस दुई भन्दा बढी वियास प्रयोग नगर्नुहोस् र स्टबहरू मार्फत बेवास्ता गर्नुहोस्
- विभेदक जोडी प्रतिबाधालाई कनेक्टर र केबल एसेम्बलीको प्रतिबाधासँग मिलाउनुहोस् (100 ओम ± 10%)
- TMDS सिग्नल स्क्यू आवश्यकताहरू पूरा गर्न अन्तर-जोडी र अन्तर-जोडी स्क्यूलाई न्यूनतम गर्नुहोस्।
- तलको प्लेनमा रहेको ग्यापमा विभेदक जोडीलाई रुट नगर्नुहोस्
- मानक उच्च गति पीसीबी डिजाइन अभ्यासहरू प्रयोग गर्नुहोस्
- TX र RX दुवैमा विद्युतीय अनुपालन पूरा गर्न स्तर शिफ्टरहरू प्रयोग गर्नुहोस्
- HDMI 2 को लागि Cat2.0 केबल जस्ता बलियो केबलहरू प्रयोग गर्नुहोस्
योजनाबद्ध रेखाचित्र
प्रदान गरिएका लिङ्कहरूमा Bitec योजनाबद्ध रेखाचित्रहरूले Intel FPGA विकास बोर्डहरूको टोपोलोजीलाई चित्रण गर्दछ। HDMI 2.0 लिंक टोपोलोजी प्रयोग गर्दा तपाईंले 3.3 V विद्युतीय अनुपालन पूरा गर्न आवश्यक छ। Intel FPGA उपकरणहरूमा 3.3 V अनुपालन पूरा गर्न, तपाईंले स्तर शिफ्टर प्रयोग गर्न आवश्यक छ। ट्रान्समिटर र रिसिभरको लागि लेभल सिफ्टरको रूपमा DC-जोडिएको रिड्रिभर वा रेटिमर प्रयोग गर्नुहोस्।
बाह्य विक्रेता यन्त्रहरू TMDS181 र TDP158RSBT हुन्, दुबै DC कपल लिङ्कहरूमा चलिरहेका छन्। अन्य उपभोक्ता रिमोट कन्ट्रोल यन्त्रहरूसँग अन्तरक्रिया गर्दा कार्यक्षमता सुनिश्चित गर्न तपाईंलाई CEC लाइनहरूमा उचित पुल-अप चाहिन्छ। Bitec योजनाबद्ध रेखाचित्रहरू CTS-प्रमाणित छन्। प्रमाणीकरण, तथापि, उत्पादन-स्तर विशिष्ट छ। प्लेटफर्म डिजाइनरहरूलाई उचित कार्यक्षमताको लागि अन्तिम उत्पादन प्रमाणित गर्न सल्लाह दिइन्छ।
सम्बन्धित जानकारी
- HSMC HDMI छोरी कार्ड संशोधन 8 को लागि योजनाबद्ध रेखाचित्र
- FMC HDMI छोरी कार्ड संशोधन ११ को लागि योजनाबद्ध रेखाचित्र
- FMC HDMI छोरी कार्ड संशोधन ११ को लागि योजनाबद्ध रेखाचित्र
हट-प्लग पत्ता लगाउने (HPD)
HPD संकेत आगमन +5V पावर संकेत मा निर्भर गर्दछ, पूर्व को लागीampले, स्रोतबाट +5V पावर सिग्नल पत्ता लागेमा मात्र HPD पिन दाबी गर्न सकिन्छ। FPGA सँग इन्टरफेस गर्न, तपाईंले 5V HPD सिग्नललाई FPGA I/O vol मा अनुवाद गर्न आवश्यक छ।tage स्तर (VCCIO), भोल्युम प्रयोग गरेरtage स्तर अनुवादक जस्तै TI TXB0102, जसमा पुल-अप प्रतिरोधकहरू एकीकृत छैनन्। एक HDMI स्रोतले HPD सिग्नललाई तल तान्नु आवश्यक छ ताकि यसले फ्लोटिंग HPD सिग्नल र उच्च भोल्युमको बीचमा विश्वसनीय रूपमा भिन्नता पाउन सक्छ।tagई स्तर HPD संकेत। एक HDMI सिंक +5V पावर संकेत FPGA I/O vol मा अनुवाद हुनुपर्छtagई स्तर (VCCIO)। HDMI स्रोतद्वारा सञ्चालित नभएको बेला फ्लोटिंग +10V पावर सिग्नललाई फरक पार्नको लागि सिग्नललाई प्रतिरोधक (5K) द्वारा कमजोर रूपमा तल तानिएको हुनुपर्छ। HDMI स्रोत +5V पावर सिग्नलमा 0.5A भन्दा बढीको अति-वर्तमान सुरक्षा हुन्छ।
HDMI Intel FPGA IP डिस्प्ले डाटा च्यानल (DDC)
HDMI Intel FPGA IP DDC I2C संकेतहरू (SCL र SDA) मा आधारित छ र पुल-अप प्रतिरोधकहरू चाहिन्छ। Intel FPGA सँग इन्टरफेस गर्न, तपाईंले 5V SCL र SDA सिग्नल स्तरलाई FPGA I/O vol मा अनुवाद गर्न आवश्यक छ।tage स्तर (VCCIO) भोल्युम प्रयोग गरेरtagई स्तर अनुवादक, जस्तै TI TXS0102 Bitec HDMI 2.0 छोरी कार्डमा प्रयोग गरिएको। TI TXS0102 भोल्युमtage स्तर अनुवादक उपकरणले आन्तरिक पुल-अप प्रतिरोधकहरूलाई एकीकृत गर्दछ ताकि कुनै अन-बोर्ड पुल-अप प्रतिरोधकहरू आवश्यक पर्दैन।
AN 837 को लागि कागजात संशोधन इतिहास: HDMI Intel FPGA IP को लागि डिजाइन दिशानिर्देश
कागजात संस्करण | परिवर्तनहरू |
2019.01.28 |
|
मिति | संस्करण | परिवर्तनहरू |
जनवरी २०२४ | 2018.01.22 | प्रारम्भिक रिलीज।
नोट: यस कागजातमा HDMI Intel FPGA डिजाइन दिशानिर्देशहरू छन् जुन AN 745 बाट हटाइयो: डिस्प्लेपोर्ट र HDMI इन्टरफेसका लागि डिजाइन दिशानिर्देशहरू र AN 745: Intel FPGA डिस्प्लेपोर्ट इन्टरफेसको लागि डिजाइन दिशानिर्देशहरू पुन: नामाकरण गरियो। |
इंटेल कर्पोरेशन। सबै अधिकार सुरक्षित। Intel, Intel लोगो, र अन्य Intel मार्कहरू Intel Corporation वा यसको सहायक कम्पनीहरूको ट्रेडमार्क हुन्। Intel ले आफ्नो FPGA र अर्धचालक उत्पादनहरूको कार्यसम्पादनलाई Intel को मानक वारेन्टी अनुसार हालको विनिर्देशहरूमा वारेन्टी दिन्छ तर सूचना बिना कुनै पनि समयमा कुनै पनि उत्पादन र सेवाहरूमा परिवर्तन गर्ने अधिकार सुरक्षित गर्दछ। Intel ले यहाँ वर्णन गरिएको कुनै पनि जानकारी, उत्पादन, वा सेवाको आवेदन वा प्रयोगबाट उत्पन्न हुने कुनै जिम्मेवारी वा दायित्व ग्रहण गर्दैन बाहेक Intel द्वारा लिखित रूपमा स्पष्ट रूपमा सहमत भए। Intel ग्राहकहरूलाई कुनै पनि प्रकाशित जानकारीमा भर पर्नु अघि र उत्पादन वा सेवाहरूको लागि अर्डर राख्नु अघि उपकरण विशिष्टताहरूको नवीनतम संस्करण प्राप्त गर्न सल्लाह दिइन्छ।
अन्य नाम र ब्रान्डहरू अरूको सम्पत्तिको रूपमा दाबी गर्न सकिन्छ।
ID: 683677
संस्करण: ८००-५५५-०१९९
कागजातहरू / स्रोतहरू
![]() |
HDMI FPGA IP को लागि intel AN 837 डिजाइन दिशानिर्देश [pdf] प्रयोगकर्ता गाइड HDMI FPGA IP को लागि AN 837 डिजाइन दिशानिर्देश, AN 837, HDMI FPGA IP को लागि डिजाइन दिशानिर्देश, HDMI FPGA IP को लागि दिशानिर्देश, HDMI FPGA IP |